- 1、本文档共49页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理报告
课程设计题目:16位CPU设计
学院: 信息学院
班级:电子A班
学号:1115102015
姓名:方茹
目录
1 实验方法 4
2 总体说明 5
2.1指令系统: 5
2.1.1指令格式分类(按指令字长和操作数不同): 5
2.1.2具体指令汇总表: 6
2.1.3相关指令流程图: 7
2.1.4指令数据通路的构建: 8
2.1.5指令的分组及节拍: 11
2.1.6指令执行状态图:(见下页) 12
2.1.7具体微指令: 12
2.2 系统整体介绍 15
2.2.1系统基本模块划分 15
2.2.2总体结构图:(见下页) 16
3 CPU的控制逻辑与具体数据通道设计 17
3.1取指令逻辑的设计 18
3.1.1指令地址的保存 18
3.1.2指令存储器 19
3.1.3下一条指令地址的计算 19
3.2指令译码逻辑的设计 20
3.3指令执行逻辑的设计 21
3.4存储器访问逻辑的设计 22
3.5结果写回逻辑的设计 23
3.6单周期CPU的总成 24
4各部分说明 25
4.1 ALU 25
4.2数据选择器BUS_MUX 27
4.3器件T1 29
4.4标志寄存器FLAG_REG 30
4.5 T2: 31
4.6程序计数器PC 32
4.7地址寄存器AR和指令寄存器IR: 33
4.8寄存器、寄存器组和寄存器的选择 34
4.9一位控制信号/WR 36
4.10 节拍发生器 36
4.11控制逻辑 38
4.12 T3 41
4.13 REG_OUT 42
4.14存储器 43
4.15总线选择器 44
4.16 REG_TEST 44
5附录: 46
附录A:组员分工: 46
附录B:组员设计总结: 46
1 实验方法
实验要完成的工作主要包括:指令系统的设计,FPGA-CPU的整体结构设计及其细化,逻辑设计的具体实现(VHDL语言程
其中指令系统和逻辑结构的设计主要参考了相关文献。
主要的方法是先确定CPU所要实现的功能,根据寄存器等的情况划分指令格式,然后根据功能写出指令,根据不同指令的特点将它们分组并确定操作码;接下来设想每条指令的执行过程,需要哪些硬件支持,最后确定整个CPU的逻辑结构图。
在各个功能模块的实现中主要使用了自底向上的设计方法。先实现寄存器,再实现寄存器组,等等,最后将各个器件和模块之间互连,得到顶层设计图。
2 总体说明
2.1指令系统:
计算机的指令是用户使用计算机与计算机本身运行的最小功能单位。一台计算机支持的全部指令就构成该机的指令系统。从计算机本身的组成看,指令系统直接与计算机系统的性能和硬件结构的复杂程度等密切相关,它是CPU设计的起始点和基本依据。
设计指令系统的核心问题是选定指令的格式和功能。具体到我们的设计来说,指令的功能应该包括简单的算术和逻辑运算,移位操作,数据传送,跳转,读写内存,另外还可能包括一些其他功能如置条件码等。
为了指令的规整性和便于译码,我们主要采用了定长的操作码组织方案,操作码为8位。寻址方式包括了寄存器寻址、立即数寻址、直接地址和相对寻址。
2.1.1指令格式分类(按指令字长和操作数不同):
(1)单字指令
单字节指令格式
(2)双字指令
2.1.2指令操作码
操作码功能表
2.1.3相关指令流程图:
1.算术逻辑运算指令 2.访存指令
3.访寄存器指令 4.跳转指令
2.1.4指令数据通路的构建:
取指令数据通路的构建
取指令的微操作安排如下:
T0: PC( BUS ( MAR, PC ( BUS ( A, 1 ( READ
T1: M(MAR) ( MDR(BUS(IR, ALU(A+2) ( Y
T2: Y ( BUS ( PC, IR ( ID
数据通路如下:(再配合流程图来说明工作流程,说明每一个部件的功能;以下同)
2. 算逻指令执行周期数据通路构建
算逻指令执行周期微操作安排如下:
T0: $R2 ( BUS ( A
T1: $R3 ( BUS ( B
T2: ALU(A ,B) ( Y( BUS ( $R1
数据通路如下:
3访存指令执行周期数据通路构建
LDRR 指令执行周期的微操作安排如下:
T0: Ad(IR) ( 扩位 ( BUS ( MAR, 1 ( READ
T1: M(MAR) ( MDR
T2: MDR ( BUS ( $R
STRR 指令执行周期的微操作安排如下:
T0: $R ( BUS ( MDR
T1: Ad(IR) ( 扩位 ( BUS
文档评论(0)