- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
理论设计.doc
数字钟已成为人们日常生活中:必不可少的必需品,广泛用于个人家庭以及车站、码头、剧场、办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。由于数字集成电路技术的发展和采用了先进的石英技术,使数字钟具有走时准确、性能稳定、携带方便等优点,它还用于计时、自动报时及自动控制等各个领域。尽管目前市场上已有现成的数字钟集成电路芯片出售,价格便宜、使用也方便,但鉴于数字钟电路的基本组成包含了数字电路的主要组成部分。为了帮助同学们将已经学过的比较零散的数字电路的知识能够有机的、系统地联系起来用于实际,培养综合分析、设计电路的? 能力,进行数字钟的设计是必要的。
一、课题:
数字钟的设计
用中、小规模集成器件设计一个数字钟
l、有时、分、秒数字显示,时、分、秒点Dp隔开。
2、计时以一周夜小时为一周期。
3、具有校时功能。任何时候可对数字钟进行校准。
4、具有报时功能。计时至整点时,扬声器鸣响。
1、数字电子技术实验箱(课程设计专用、电源电压为+5V)。
2、万用表及工具。
1、集成器件:CD4011CD4511,CD4518,LC5011,CC4192,CC4060,CC4520, CC4543,CC4069,
CC4020,CC4013,CC4510,CD4082,ICM7555
74LS00,74LS20,74LS04,74LS74,74LS153,74LS160,74LS190,74LS248,74LS390,74LS393,74LS290,74HC30
2、
3、元件:电阻、电位器、电容、发光二极管、三极管、关、
4、
五、时间分配:
总计为1.5周
(听)课 理论设计 安装调试 写报告 答辩 一天 两天 三天 一天 半天 六、成绩评定:
采用“333 1制”
I 实际制作 答辩成绩 个人表现 I 30% 30% 30% 10% 理论设计:
理论设计的步骤与方法:数字电路装置是运用数字电子技术实现某种功能的电路系统.本课程设计包括:数字电路的理论设计即逻辑设计,安装调试,并最后做出符合指标要求的数字电路装置.有关安装调试的内容在后面介绍. 电路的逻辑设计,通常称为电路的预设计.
1总体设计1.1信号源 时序电路的作需要脉冲触发,数字钟的心脏就是Hz脉冲信号源。
1.2计数器
数字钟计时周期为小时,此必须设置小时计数器,它应由模为
60的秒计数器、模为60的分计数器及模为24的时计数器组成。1.3译码显示
时、分、秒均为数字显示,需要由计数器经译码器驱动数码管实现。
1.4校时电路 为使数字钟的走时与标准时间一致,校时电路
校小时、校分钟,故可采用开关控制校时方法,直接刚秒脉冲对时、分计数
器进行校时操作。
1.5整点报时
为使数字钟在整点报时并有乐感,可设计一音乐呜响电路用分向时的
如上分析,数字钟总体方案已明确.可画出框图如图一所示。
图1 数钟方案框图
2功能部件的分割和实施
在已确定的数字钟总体方案基础上,设计进入分割功能部件及实施。2.1时钟源电路 作为非产品设计,系统对信号精度要求不必过高,可用7555集成定时
RC环型振荡器来提供信号。如希望信号
1Hz时钟信号。本设计
555集成定时器构成的振荡器提供信号。引脚见图,功能见表1。1集成定时器功能表R TH TR Qn+1 T 功能 0 × × O 导通 直接复位 l 2/3VDD 1/3VDD 0 导通 置O l 2/3VDD 1/3VDD l 截止 置1 1 2/3VDD 1/3VDD Qn 不变 保持
由集成定时器构成的多谐振荡器及其工作波形见图 多振荡器及其作波形
充电时间常数TPH≈0.7(Rl+R2)C
TPL≈O.7R2C
T=TpH+TPL≈O.7(Rl+R2)C
振荡频率f=1/T≈1.44(Rl+2R2)C
空比D=TpH/T=(R+R2)/(R+2R2)
为能实现频率调节,在R2上串连一只电位器Rw。
1 HZ输出,建议R1、R2、Rw分别选用68KΩ、3.3K、47K
参考电路如图3
图7555构成的振荡器
说明:7555为单极型单定时器。7556为单极型双定时器,555为双极
556为双极型双定时器。2.计数电路2.进制计数电路 可选用TTL系列计数器或CMOS系计数器,可选单计数器或计60进制计数电路CD4518双十进制计数器实现所需。
CD4518基本功能
CD4518计数器为D触发器,具有内部可交换CP和EN线,在
降沿加计数。其引出端排列功能表分别见和表2所示
图12 CD451 8引出端排列2 CD4518功能表
CR线为高电平时,E
文档评论(0)