电荷泵锁相环频率合成器的设计.pdf

电荷泵锁相环频率合成器的设计 摘 要 近十几年来,无线通信技术和微电子技术得到了蓬勃发展,对CMOS射频 通信系统的研究方兴未艾。锁相环频率合成器(PLLFS)在现代通信和信息处理 中扮演着最为关键的角色,是无线射频系统前端的一个关键部件。快速锁定、 低相位噪声与毛刺以及全集成的锁相环频率合成器设计始终是现代无线通信系 统的~个挑战。在各种锁相环电路中,电荷泵锁相环具有快速鉴频、捕获频率 范围广、零锁定相位误差、高速、低功耗等优点,是目前比较流行的锁相环实 现方式。 本文论述了电荷泵锁相环频率合成器的工作原理,在分析常规电荷泵锁相 环高噪声高抖动的基础上,提出相应的改进方法,从而实现较稳定的频率输出、 较小的锁定时间和较好的相位噪声表现;设计高精度电流镜为电流控制模式的 压控振荡器提供较稳定的电流,实现压控振荡器的增益线性度高,随环境温度、 电源电压等因素的变化影响较小,满足锁相环频率稳定的需要;分析电荷泵的 失配原因,提出有效的解决方法。 关键词:电荷泵锁相环,锁相环频率合成器,鉴频鉴相器,低通滤波器,压控 振荡器 ofCP-—PLL Synthesizers Design Frequency Abstract has andMicroelectronics communication technology Wireless technology inCMOSradio for adecade.Theresearch bcen over booming tremendous.ThePLL the is synthesizerplays communication frequency system rollinmoderncommunicationand andisakey most messageprocessing important PLL inRFfront.The of lock—in frequency component designfullyintegrated,fast in wireless low isan modern with ever-lastingchallenge noise/spurs synthesizers the of has

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档