第6章 组合逻辑电路新.ppt

译码器的作用是将表示特定意义信息的二进 制代码翻译出来,常用的有二进制译码器、 二-十进制译码器和数码显示译码器。 编码器的作用是将具有特定含义的信息编成 相应二进制代码输出,常用的有二进制编码 器、二-十进制编码器和优先编码器。 数值比较器用于比较两个二进制数的大小。 加法器用于实现多位加法运算,其单元电路有 半加器和全加器;其集成电路主要有串行进位 加法器和超前进位加法器。 同一个门的一组输入信号到达的时间有先有后, 这种现象称为竞争。竞争而导致输出产生尖峰 干扰脉冲的现象,称为冒险。竞争冒险可能导 致负载电路误动作,应用中需加以注意。 * A B C Y Y1 Y0 Y3 Y4 Y2 Y5 Y6 Y7 1 STA STB STC A0 A1 A2 74LS138 (4)画连线图 Y 74LS138 输出低电平有效, ,i = 0 ~ 7 因此,将 Y 函数式变换为 采用 5 输入与非门,其输入取自 Y1、Y3、Y5、Y6 和 Y7 。 [例] 试用译码器实现全加器。 解: (1)分析设计要求,列出真值表 设被加数为 Ai ,加数为 Bi ,低位进位数为 Ci-1 。输出本位和为 Si ,向高位的进位数为 Ci 。 列出全加器的真值表如下: 1 1 1 1 1 1 0 0 1 1 1 0 1 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1 1

文档评论(0)

1亿VIP精品文档

相关文档