一种低功耗高稳定性晶体振荡器芯片的设计.pdfVIP

一种低功耗高稳定性晶体振荡器芯片的设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种低功耗高稳定性晶体振荡器芯片的设计.pdf

27 12 Vol. 27 No . 12 2010 12 MICROELECTRONICS COMPU TER December 2010 陈红梅, 徐静平, 钟德刚 ( , 430074) : 分析了传统Pierce 振荡器不足, 提出了改进型的振荡器结构, 并基于0. 3 m CMOS 工 , 设计实现了 一 款低功耗高稳定性的晶体振荡器芯片. 芯片有两种工作模式: 正常工作模式和低功耗模式. 测试结果表明, 在电源 电压为 V振荡频率为30 MH z负载电容1 pF 时, 芯片消耗总电流低于 mA, 振荡电路消耗电流仅为0. 6 m A, 输出占空比为 0 0. 8% 的方波信号, 其频率随电源电压的变化率仅为0. 10- 6 . 引入低功耗模式, 振荡器消耗 电流降低至3 A 以下, 和传统结构相比, 功耗降低了60% , 频率随电压稳定性提高了10 倍. : Pierce 晶体振荡器; 低功耗; 高稳定性; CMOS 工 : T N432 : A : 1000- 7180( 2010) 12- 010 - 04 Design of Crystal Oscillator Chip with Low Power and High Stability CHEN H ongmei, XU Jingping, ZH ON G Degang ( Department of Electronics Science and Technology, H uazhong University of Science and T echnology, Wuhan 430074, China) Abstract: A crystal oscillat or chip w ith low pow er and high stability is presented. On t he basis of analyzing the disadvant ages of the conventional Pierce crystal oscillator, a novel crystal oscillator structure has been proposed. The chip can work under two modes: normal operating mode and pow erdissipat ion mode. Based on 0. 3 m CMOS process, the test results show that total consumpt ion of the chip is less than mA with pow er supply voltage of V, oscillation frequency of 30 MH z, load capacitance of 1 pF, and t he oscillator circuit is only 0. 6 mA, out put square w ave signal with dut y cycle of 0 0. 8% , frequency stabili t y 0. 10- 6 . By introducing t he powerdissipation mode, current consumption of t he oscillation circuit is dropped to 3 A. Compared w ith the conventional structure, the powerdissipation has been reduced 60% , f requency st abilit y raised ten times. Key words: Pierce crystal oscillator; low powerdissipation; highstability ; CMOS t echnology

文档评论(0)

docindpp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档