- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理设计课题报告().doc
SHANGHAI UNIVERSITY
计算机组成原理
课程设计实验报告
学 院 组员 于影、吴珺文、王杰强、金春 学号 姓名 指导老师 一、设计题目和要求
1.设计题目:设计一个储存器,并且在Maxplus上模拟实现
2.要求:每个组采用指定的内存芯片(二种)和译码器(一种)来实现
二、设计过程
芯片选择:128*8位的ROM、128*8位的RAM各一片。
因为(位),所以需要7位地址线:A0~A6,8位数据线D0~D7。地址分配如下表所示:
地址分配 A7 A6 A5 A4 A3 A2 A1 A0 地址空间 0 0000000 00H …… …… …… 0 1111111 7FH 1 0000000 80H …… …… …… 1 1111111 FFH 【注】1)A7=0时,表示选择ROM;
2)A7=1时,表示选择RAM。
译码器选择:74138译码器,如下图所示:
状态表(1) C B A Y0 Y1 0 0 0 0 1 0 0 1 1 0 【注】1)Y0Y1=01时,表示Y0接ROM;
2)Y0Y1=10时,表示Y1接RAM。
状态表(2) 端口 G1 G2A G2B 状态 1 0 0 功能 使能
MAXPLUS实现电路图:
波形图:
ROM的波形图
RAM的波形图
三、体会:
在这次实验中与之前所学的只是很不一样,是一个全新的内容,通过这次实验从对主存储器的一无所知,到现在能看懂主存储器的功能,并且能根据存储芯片设计存储器,中间我们遇到的困难可想而知。毕竟我们才刚接触存储器,面对各种存储时时序上错误,在我们组员的齐心合力之下,我们能很快的了解这些我们原本并不熟悉的知识,并将它们运用到实际中,尽管这只是一个作业。我们从这份作业中学到很多,也体会到很多,控制信号下的存储功能看似复杂难懂,其实只要我们认真研读,细心讨论,一切难题都将不是问题。
文档评论(0)