基于Protues的任意N进制计数器的设计与仿真.pdfVIP

基于Protues的任意N进制计数器的设计与仿真.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于Protues的任意N进制计数器的设计与仿真.pdf

山西电子技术   应用实践  2009 年第 6 期 ( ) 文章编号 2009 0600 1603 基于 Prot ue s 的任意 N 进制计数器的设计与仿真 杨  庆 , 来国红 , 孙玲姣 (湖北民族学院科技学院 ,湖北 恩施 445000) 摘  要 :用集成计数器芯片设计任意 N 进制计数器是数字电路教学中的一个难点 ,其原因一是集成计数器芯 片种类繁多 ;二是集成计数器芯片的清零 、置数端采用同步或异步方式清零或置数 ,其清零或置数的方式不同采用 的清零或置数的函数也不同。采用仿真方式构成任意进制计数器 ,可以非常直观的将电路和输出状态 、输出波形 展现在屏幕上 ,使学生有一个直观的映像 。可以加深学生的理解 ,提高教学效率 ,取得事半功倍的效果 。 关键词 :Prot ues ; N 进制 ; 计数器 ; 设计 ; 仿真 中图分类号 : TN0 , TN7   文献标识码 :A 0  引言 (3) 在 Prot ues 中画出电路图并仿真 。电路图如图 2 , 图3 所示 。 集成计数器是厂家的定型产品 ,其函数关系已被固化在 芯片中 ,其状态分配即编码是不可能更改的 ,而且多为纯 自 然态序编码 ,但这些芯片一般都设置有清零输入端和置数输 入端 。利用清零端或置数端 ,让电路跳过某些状态就可以获 得任意 N 进制计数器[ 1] 。 集成计数器的清零或置数端都有同步和异步之分 。有 的集成计数器采用同步方式 ———当 CP 触发沿到来时才能 完成清零或置数任务 。有的则采用异步方式 ———通过时钟 触发器异步输入端实现清零或置数 ,与 CP 信号无关 。 1  清零 、置 数 都采 用 同步方 式 的集 成计 数器 74L S163 图2  利用 74 163 清零端构成的 12 进制计数器 ( ) 74L S163 是四位二进制 十六进制 同步加法计数器 。 其引脚图如图 1 所示 。 图 1  74 163 引脚图 图 1 中 ,1 脚是清零端 ,9 脚是置数端 。利用清零端和置 图3  利用 74 163 置数端构成的 12 进制计数器 数端都可以构成任意 N 进制计数器 。例如要构成十二进制 通过仿真 ,可以看到 ,具有同步清零和同步置数功能的 计数器 ,其方法如下 : 计数器构成任意 N 进制计数器的方法是相同的。 ( 1) 写出状态 S 的二进制代码 。 2  清零 、置数都采用异步方式的集成加法计数器 N - 1 S = 10 11. N - 1 74L S197 (2) 求归零逻辑 74L S197 是四位二进制异步加法计数器 ,其引脚图如图 CL R = L OAD = PN - 1 = P11 . 4 所示 。 PN - 1 = P11 = Q1 = Qn Qn Qn .

文档评论(0)

wuyouwulu + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档