加法运算器(数电课设).docVIP

  • 24
  • 0
  • 约4.51千字
  • 约 18页
  • 2015-08-23 发布于河南
  • 举报
目录 第一章 设计题目 1 1.1 设计任务 1 1.2 设计要求 1 1.3 课程设报告的基本要求 2 第二章 设计框图 2 第三章 设计思路 3 第四章 原理图设计 4 4.1编码器74147的电路设计 4 4.2寄存器74LS374N的电路设计及工作原理 5 4.2.1寄存器74LS194N电路设计及工作原理 7 4.3 加法器74S283N的连接及工作原理 8 4.3.1 加法电路真值表 9 第五章 工作过程 10 第六章 元器件清单 11 6.1主要元器件介绍 11 6.1.1功能表 11 6.2 寄存器74LS374N 12 6.2.1 引脚图及功能表如图6.3、6.4所示 12 6.3 加法器74S283N 13 6.3.1 引脚图及功能表 13 第七章 总结 15 第八章 致谢 16 设计题目 1.1 设计任务 本周课程设计,我选择的题目是第4个“加法运算电路”。根据本次课程设计要求,我需要设计能进行四位二进制数加法运算电路,以及发挥部分的显示结果和进行减法运算 置入两个四位二进制数(要求置入的数小于1010),如(1001)2和(0111),同时在两个七段译码显示器上显示出对应的十进制数;通过开关选择运算方式加或者减;若选择加运算方式,所置数送入加法运算电路进行运算,同理若选择减运算方式,则所置数送入减法运算电路运算;前面所得结果通过另外两个七段译码器

文档评论(0)

1亿VIP精品文档

相关文档