- 4
- 0
- 约1.36千字
- 约 3页
- 2015-08-27 发布于安徽
- 举报
设计符合EMI指标要求的以太网链路如果您能理解该设计指南中介绍的情况,就不难确保信号的完整性以及降低以太网设计中的EMI。
电磁干扰(EMI)的影响以及如何处理EMI被视为一处魔术。以太网产品通常包括模拟前端电路和数字电路以及多个高速电缆接口,都会产生EMI,并影响系统的发射。使用固态印制电路板(PCB)可使EMI的影响降至最低。系统的发射可通过简单的模型来描述,即从发射源产生通过耦合路径传送到天线上。
处理发射源
干扰通常有两种方式产生:系统时钟和电源(PSU)。选择MAC-PHY接口可决定所需的源时钟频率,MII的频率通常为25 MHz,RMII为50 MHz,SMII接口为125 MHz。选择MII接口而不是SMII可降低时钟变化率,从而降低EMI。
晶体和振荡器的位置也非常关键,必须放在靠近器件的位置,使路径最短。为了避免谐波耦合,必须确保没有平行的路径或者无路径经过时钟源下方。
电源的火线和接地噪声峰峰必须小于50 mV。提高大解耦电容值可降低PSU噪声。模拟及数字VDD引脚的滤波也是很关键的。由于噪声增大时电源额定值会发生变化,所以必须对相关应用标定电源值。
EMI辐射
EMI辐射有差分或共模两种形式。差分辐射通常是回路中的电流造成的,一般来自轨线布局。因此按照标准PCB路径布局的推荐方式设计非常重要:
在相同PCB层同时设置差分对,将对地电阻控制为50次。确保每个差分对的轨迹长度一致。确保所有时钟和差分对与其它路径相距三倍路径宽度。确保时钟轨线尽可能短,以避免回路,缩短线脚,避免尖锐的转角。
确保时钟轨线的参考接地平面不中断。用串联电阻(33到50次)连接时钟信号和MII接口。
由于超调会扩大EMI辐射,可通过观察示波器的波形选取最佳电阻值。
在每个VCC引脚附近增加一个100 nF解耦电容,为高频电流提供接地的低阻抗通道,从而降低辐射,避免显著的电源回路。
接地噪声引起的共模辐射会激励单极天线,如线缆。IEEE规定了可以使用100米五类无屏蔽双绞线(UTP)用于以太网。降低接地噪声是解决辐射问题最有效的方法。
专用接地和VCC面可减小接地电阻和接地回路区域,从而可显著降低电源轨的噪声。不要将Micrel 10/100这类以太网设备的地线分成模拟地和数字地。需要在模拟VCC面上放置并排列模拟元件,在数字VCC面放置数字元件。
使用铁氧磁珠等磁性元件,并将机箱接地有助于降低共模辐射,这样可为PCB提供ESD保护。图为信号和机箱接地面的推荐布线。
图: 信号和机箱接地板的PCB布线推荐示例 除了电源层以外所有PCB层均要显示机箱接地。在多点将机箱地线与外部机箱或金属框架相连可提高ESD保护。选择变压器可确保接收(RX)和发送(TX)通道都使用集成共模共扼圈。
结论
理解干扰的基本原理,掌握设计技术,设计符合EMI兼容性的以太网产品并非难事。Micrel等公司还提供所有以太网设备的评估板、参考电路及Gerber文件,确保以最短的时间将产品投放市场。
参考文献
Micrel应用指南111, 通用PCB设计及布线指南
Mike Jones
Micrel公司 高级现场应用工程师
原创力文档

文档评论(0)