超大规模数字集成电路时序分析与优化.pdfVIP

  • 62
  • 0
  • 约8.76万字
  • 约 66页
  • 2015-09-06 发布于江苏
  • 举报

超大规模数字集成电路时序分析与优化.pdf

摘 要 本论文的主要工作是研究在数字集成集成电路中静态时序分析与优化方法, 并以一个大规模片上系统芯片为对象,实现这些这些方法的具体应用。 静态时序分析是一种穷尽分析方法,用以衡量电路的性能,是现代大规模数 字集成电路的一种重要验证方法。本文详细介绍了静态时序分析的基本概念和方 法,重点分析了DDR接口和DFT电路的分析方法。 本文介绍了一个复杂、多时钟的片上系统芯片,运用上述概念和方法,制定 芯片的时序约束,并对时钟电路、高速存储器接口、DFT做针对性的电路设计, 并进行重点分析。最终保证全芯片实现完备的静态时序分析,实现了芯片的一次 流片成功,顺利完成功能验证和测试机测试。 最后,本文还研究了运用静态时序分析工具,实现电路的时序优化和收敛的 方法,并对深亚微米工艺下未来的时序分析和优化方法进行了展望。 关键词:静念时序分析,延时计算,时序约束,时序优化 中图分类号:TN4 Abstract Thisresearchis intendedtOmakea andresearchforstatic mainly

文档评论(0)

1亿VIP精品文档

相关文档