- 1、本文档共24页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电课件 ch04-5组合可编程逻辑器件
* 图中看出,谐波次数越高,幅值分量越小,对原波形的贡献越小,所以在一定条件下可忽略高次谐波。 此处说明电压电流等为什麽用相量形式. 等效电路由三个基本元件构成 放大电路存在电抗元件,如电容、电感。因此输入信号的频率不同,电路的输出响应也不同。 4.5 组合可编程逻辑器件 可编程逻辑器件是一种可以由用户定义和设置 逻辑功能的器件。该类器件具有逻辑功能实现 灵活、集成度高、处理速度快和可靠性高等特点。 4.5.1 PLD的结构、表示方法及分类 与门 阵列 或门 阵列 乘积项 和项 PLD主体 输入 电路 输入信号 互补 输入 输出 电路 输出函数 反馈输入信号 可由或阵列直接输出,构成组合输出; 通过寄存器输出,构成时序方式输出。 1、PLD的基本结构 与门 阵列 或门 阵列 乘积项 和项 互补 输入 2. PLD的逻辑符号表示方法 (1) 连接的方式 (2)基本门电路的表示方式 F1=A?B?C 与门 或门 A B C D F1 A B C L A B C ≥1 L D F1=A+B+C+D 三态输出缓冲器 输出恒等于0的与门 输出为1的与门 输入缓冲器 (3) 编程连接技术 PLD表示的与门 熔丝工艺的与门原理图 V CC + (5V) R 3k W L D 1 D 2 D 3 A B C 高电平 A、B、C有一个输入低电平0V A、B、C三个都输入高电平+5V 5V 0V 5V 低电平 L V CC A B C D 5V 5V 5V L=A?B?C 连接 连接 连接 断开 A、B、C 中有一个为0 A、B、C 都为1 输出为0; 输出为1。 L=AC 断开 连接 连接 断开 L=ABC X X 器件的开关状态不同, 电路实现逻辑函数也就不同 1 0 1 1 1 1 (4) 浮栅MOS管开关 用不同的浮栅MOS管连接的PLD,编程信息的擦除方法也不同。SIMOS管连接的PLD,采用紫外光照射擦除;Flotox MOS管和快闪叠栅MOS管,采用电擦除方法。 浮栅MOS管 叠栅注入MOS(SIMOS)管 浮栅隧道氧化层MOS(Flotox MOS)管 快闪(Flash)叠栅MOS管 当浮栅上带有负电荷时,使得MOS管的开启电压变高,如果给控制栅加上VT1控制电压,MOS管仍处于截止状态。 若要擦除,可用紫外线或X射线,距管子2厘米处照射15-20分钟。 当浮栅上没有电荷时,给控制栅加上大于VT1的控制电压 ,MOS管导通。 a.叠栅注入MOS(SIMOS)管 25V 25V GND 5V 5V GND i D V T1 V T2 v GS 浮栅无电子 O 编程前 i D V T1 V T2 v GS 浮栅无电子 浮栅有电子 O 编程前 编程后 5V 5V GND 5V 5V GND 导通 截止 L=B?C 连接 连接 断开 断开 连接 连接 断开 断开 1 1 1 1 浮栅延长区与漏区N+之间的交叠处有一个厚度约为80A (埃)的薄绝缘层——遂道区。 当遂道区的电场强度大到一定程度,使漏区与浮栅间出现导电遂道,形成电流将浮栅电荷泄放掉。 遂道MOS管是用电擦除的,擦除速度快。 b.浮栅隧道氧化层MOS(Flotox MOS)管 结构特点: 1.闪速存储器存储单元MOS管的源极N+区大于漏极N+区,而SIMOS管的源极N+区和漏极N+区是对称的; 2. 浮栅到P型衬底间的氧化绝缘层比SIMOS管的更薄。 c.快闪叠栅MOS管开关 (Flash Memory) (自学) 特点:结构简单、集成度高、 编程可靠、擦除快捷。 3.PLD的分类 PROM PLA PAL GAL 低密度可编程逻辑器件 (LDPLD) EPLD CPLD FPGA 高密度可编程逻辑器件 (HDPLD) 可编程逻辑器件 (PLD) 按集成密度划分为 2、按结构特点划分 简单PLD (PAL,GAL) 复杂的可编程器件(CPLD) : CPLD的代表芯片如:Altera的MAX系列 现场可编程门阵列(FPGA) PLD中的三种与、或阵列 与阵列、或阵列 均可编程(PLA) 与阵列固定,或阵 列可编程(PROM) 与阵列可编程,或 阵列固定(PAL和 GAL等) 按PLD中的与、或阵列是否编程分 4.5.2 组合逻辑电路的 PLD 实现 例1 由PLA构成的逻辑电路
您可能关注的文档
- 数字电视广播原理与应用-03.ppt
- 数字电视广播原理与应用-10.ppt
- 数字电视机顶盒项目可行性报告.ppt
- 数字电路 第五章 脉冲信号的产生与整形.ppt
- 数字电路-第二章-门电路.ppt
- 数字电路与逻辑设计7.ppt
- 数字电路与逻辑设计 第十章 脉冲单元电路.ppt
- 数字电路基础_第2章_门电路.ppt
- 数字电路与逻辑设计第四章组合逻辑电路.ppt
- 数字电路第10章教程.ppt
- 2025年网络文学平台版权运营模式创新与版权保护体系构建.docx
- 数字藏品市场运营策略洞察:2025年市场风险与应对策略分析.docx
- 全球新能源汽车产业政策法规与市场前景白皮书.docx
- 工业互联网平台安全标准制定:安全防护与合规性监管策略.docx
- 剧本杀剧本创作审核标准2025年优化与行业自律.docx
- 2025年新能源电动巡逻车在城市安防中的应用对城市环境的影响分析.docx
- 全渠道零售案例精选:2025年行业创新实践报告.docx
- 2025年网约车司乘纠纷处理机制优化与行业可持续发展报告.docx
- 2025年宠物烘焙食品市场法规政策解读:合规经营与风险规避.docx
- 2025年宠物行业数据安全监管政策影响分析报告.docx
文档评论(0)