网站大量收购独家精品文档,联系QQ:2885784924

数字逻辑电路和PLD设计实验报告.docVIP

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑电路和PLD设计实验报告

数字逻辑电路和PLD设计 (0727A044) 实 验 报 告 姓名: 学号: 桌号: 设计时间:2011.7.5—2011.7.6 红绿灯交通管理器 实验要求 利用QuartusII 软件设计一个程序,实现交通路口的红绿信号灯的控制。要求利用VHDL语言分别编写各模块程序,然后在QuartusII 中画出顶层逻辑图,并用波形仿真验证。 实验原理 R1,Y1,G1是甲道红黄绿灯; R2,Y2,G2是乙道红黄绿灯; C1,C2 ,C3分别为三个定时器的工作信号,当C1,C2,或C3为1时,相应的定时器计数; W1,W2,W3为计数器的指示信号,计数器计数时相应的W为0,计数计数时,W为1。 设计内容 该设计采用分层描述方法,以图形输入和原理图输入混合方式建立VHDL描述文件。交通管理器顶层图形输入文件有控制器和三个各为模26,30和5的定时器组成,分别控制两个道口的通行时间和公共停车时间,系统有两组红黄绿灯指示。控制器按照流程图中的状态的变化来控制红黄绿灯的变换以及计时器的计时,当某个计时器工作计数信号w1,w2或w3,由“0”转为“1”时,表示记满,控制器转向下一个状态并计时。个定时器连接控制器的c1,c2,c3,当为“1”时,原计数器计数结束。整个循环互联。当计数器计数时,各减法器做倒计时,各减法器具有置数控制端,当控制端为“1”时,预置30,26,5。可以将时钟信号和置数信号一同设为进程敏感信号,减法计数器的始能端也对应控制器的c1,c2和c3上升沿开始倒计时。 交通灯具体设计内容: 1) 设计三个加法计数器(30s,26s,5s) 2) 设计是三个减法器倒计时(30s,26s,5s) 3) 设计总体状态转换器,完成各输入文件,并产生各模块后,再用原理图输入方式产生总图。 流程框图: 实验内容 实验步骤 打开QuartusII软件建立项目; 新建VHDL语言文本并输入代码,编译,直至编译通过; 用代码生成模块,并在图形编辑界面连接电路图形; 编译,差错,直至编译通过; 建立波形仿真文件进行波形方针,观察仿真结果。 VHDL语言代码 (1)30秒计数器 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity cnt30 is port(clk,enable:in std_logic; c:out std_logic); end cnt30; architecture rt1 of cnt30 is begin process(clk) variable cnt:integer range 30 downto 0; begin if(clkevent and clk=1)then if(enable=1 and cnt30)then cnt:=cnt+1; else cnt:=1; end if; end if; if cnt=30 then c=1; else c=0; end if; end process; end rt1; 实验图如下: (2)5秒计数器 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity cnt05 is port(clk,enable:in std_logic; c:out std_logic); end cnt05; architecture rt3 of cnt05 is begin process(clk) variable cnt:integer range 05 downto 0; begin if(clkevent and clk=1)then if(enable=1 and cnt05)then cnt:=cnt+1; else cnt:=1; end if; end if; if cnt=05 then c=1; else c=0; end if; end process; end rt3; 实验图如下: (3)26秒计数器 library ieee; use ieee.std_logic_1164

文档评论(0)

tianma2015 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档