- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ch6 io接口
主要内容: I/O接口的功能及基本的设计原则 I/O端口的概念、种类及寻址方式 I/O端口地址的译码 CPU与外设间的数据传送方式(程序控制方式) 重点难点 CPU与外设间的数据传送方式(程序控制方式) 小结 教材P259 3、 4、 5、7 课后练习 * * * * * * * * * * 接口与端口的区别 若干个端口加上相应的控制电路构成接口。 CPU 外设 数据端口 状态端口 控制端口 CB AB DB 状态信息 控制信息 I/O接口 数据信息 端口与接口图示 端口地址 CPU对外设的访问实质是对接口电路中的端口进行访问,为区分各个端口,计算机中为每个端口都赋予一个惟一编号,称端口地址,也称端口号。 端口的两种编址方式 (1)存储器映像寻址(也称:统一编址) (2)I/O单独编址方式(也称:独立编址) 2、I/O端口的编址方式 (1)存储器映像寻址 把外设端口与内存统一进行编址,每个端口看成一个内存单元,占用一个地址,访问外设端口可以看成访问存储单元。 优点: 指令统一,灵活,任何访问存储器的指令都可访问I/O MOV AL,[PORT] ;输入 MOV [PORT],AL ;输出 内存和外设地址分布统一,便于管理 缺点: 外设占用存储器空间地址,内存可用地址空间减小。 无法区分当前访问的是存储器还是I/O端口。 00000 地址空间(共1MB) 内存地址 (960KB) I/O地址 (64KB) FFFFFH EFFFFH F0000H (2)I/O单独编址方式 系统单独对I/O空间进行编址,不占用存储器的空间。用专门的IN和OUT指令来访问这种端口。 内存 单元 00000H FFFFFH 端口 0000H FFFFH 内存地址(1MB) A0~ A19 端口地址(64KB) A0~ A15 优点: 指令区分,使程序清晰,可读性好; 而且I/O指令长度短,执行的速度快; I/O地址译码电路较简单。 缺点: CPU指令系统中必须专设IN和OUT指令; IN和OUT指令功能较弱; CPU要能提供区分存储器读/写和I/O读/写的控制信号,例如:8086的M/IO#和8088的IO/M#信号。 I/O单独编址 (3)8086CPU的I/O编址方式 采用I/O独立编址方式(但地址线与存储器共用) 地址线上的地址信号用M/IO#来区分: M/IO# =0 时选中I/O端口, M/IO# =1 时选中存储单元 I/O操作只使用20根地址线中的16根:A15~A0,可寻址的I/O端口数为64K(65536)个,地址范围为0000H~FFFFH 1、译码的一般原则 接口中仅有一个端口时,16根地址线一般应全部 参与译码; 接口中有多个端口时,地址线的高位参与译码 (决定接口的基地址,用于选择接口),低位用 于确定要访问的端口。 例:某外设接口有4个端口,地址为2F0H~2F3H,则其基地址为2F0H,由A15~A2译码得到,而A1、A0用来确定4个端口中的某一个。 四、I/O端口地址译码 2、译码的常用方法 线选法 利用一根地址线,产生指定的端口地址的选择信号。 当A7=1,选中PORT1,地址可为80H 当A6=1,选中PORT2,地址可为40H 当A5=1,选中PORT3,地址可为20H 对于PORT1,地址为81H,82H,83H 等仍可选中。 这种译码方式地址有重叠。 PORT1 A7 PORT2 A6 PORT3 A5 采用门电路进行地址译码 利用基本逻辑门电路,产生端口地址选择信号。 例:如果设计一个I/O端口,该端口地址为3E7H,要求低电平有效。 如果采用门电路完成译码,地址分配如下: A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1A0 0 0 0 0 0 0 1 1 1 1 1 0 0 1 1 1 ≥1 A15 A14 A13 A12 A11 A10 A4 A3 A9 A8 A7 A6 A5 A2 A1 A0 CS 注意:本地址的形成方法不唯一,且不能扩展。 译码电路图 采用译码器与门电路组合 例:译码电路如下: ≥1 A13 A12 A7 A6 A15 A14 A5 A4 A3 M/IO# G2A# G2B# G1 C B A Y0# Y1# Y2# Y3# Y4# Y5# Y6# Y7# … 续:这种译码电路可用Y0#…Y7#作为某个接口电路的基地址,再用A2A1A0选中接口中某个端口,这种译码电路中一个接口最多可设置8个端口。试分析Y0#、Y1#...Y7#输出的地址范围分别为多少? Y0:C000H~C00
文档评论(0)