第六章时序逻辑电路6.3.pptVIP

  1. 1、本文档共41页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章时序逻辑电路6.3

6.5.1 例6.3.3 用D 触发器设计状态变化满足下状态图的时序逻辑电路 1、列出原始状态表 f / 1 a / 0 f / 1 g / 0 f / 1 a / 0 f / 1 e / 0 d / 0 a / 0 d / 0 c / 0 b / 0 a / 0 原始状态表 g f e d c b a A=1 A=0 次态/输出(Sn+1/Y) 现态(Sn) f / 1 a / 0 g f / 1 g / 0 f f / 1 a / 0 e f / 1 e / 0 d d / 0 a / 0 c d / 0 c / 0 b b / 0 a / 0 a A=1 A=0 次态/输出(Sn+1/Y) 现态(Sn) 第一次化简状态表 f / 1 e / 0 f f / 1 a / 0 e f / 1 e / 0 d d / 0 a / 0 c d / 0 c / 0 b b / 0 a / 0 a A=1 A=0 次态/输出(Sn+1/Y) 现态(Sn) 2、状态表化简 011 / 1 000 / 0 100 011 / 1 100 / 0 011 011 / 0 000 / 0 010 011 / 0 010 / 0 001 001 / 0 000 / 0 000 A=1 A=0 次态/输出(Sn+1/Y) 现态(Sn) 已分配状态的状态表 2、状态编码 a=000;b=001;c=010 ;d=011;e=100 最后简化的状态表 d / 1 a / 0 e d / 1 e / 0 d d / 0 a / 0 c d / 0 c / 0 b b / 0 a / 0 a A=1 A=0 次态/输出(Sn+1/Y) 现态(Sn) 状态转换表?状态转换真值表 1 1 1 0 0 0 0 0 1 1 1 0 0 0 0 1 0 1 1 0 0 0 0 0 0 1 1 0 0 0 1 0 0 1 0 0 0 0 0 0 (D0) (D1) (D2) 1 0 0 1 0 0 0 1 1 1 1 0 0 1 1 0 1 0 1 0 0 0 1 0 1 1 0 0 0 1 0 0 1 0 0 0 0 0 0 0 Y A 3、求激励方程、输出方程 011 / 1 000 / 0 100 011 / 1 100 / 0 011 011 / 0 000 / 0 010 011 / 0 010 / 0 001 001 / 0 000 / 0 000 A=1 A=0 次态/输出(Sn+1/Y) 现态(Sn) 画出逻辑电路 画出完整的状态图,检查所设计的计数器能否自启动. 011 / 1 000 / 0 100 011 / 1 100 / 0 011 011 / 0 000 / 0 010 011 / 0 010 / 0 001 001 / 0 000 / 0 000 A=1 A=0 次态/输出(Sn+1/Y) 现态(Sn) 电路有自启动能力 若无自启动能力? 实验:JK触发器74112实现六进制减法计数器 JK触发器状态转换图 1 0 X 1 1 X X 0 0X Q JK 100 000 001 010 011 101 实验:JK触发器74112实现六进制减法计数器 JK触发器状态转换图 1 0 X 1 1 X X 0 0X Q JK Q2 Q1Q0 J2 0 1 00 01 11 10 Q2 Q1Q0 K2 0 1 00 01 11 10 Q2 Q1Q0 J1 0 1 00 01 11 10 Q2 Q1Q0 J0 0 1 00 01 11 10 Q2 Q1Q0 K0 0 1 00 01 11 10 Q2 Q1Q0 K1 0 1 00 01 11 10 100 000 001 010 011 101 1 × 0 × × 1 * 图中看出,谐波次数越高,幅值分量越小,对原波形的贡献越小,所以在一定条件下可忽略高次谐波。 此处说明电压电流等为什麽用相量形式. 图中看出,谐波次数越高,幅值分量越小,对原波形的贡献越小,所以在一定条件下可忽略高次谐波。 等效电路由三个基本元件构成 放大电路存在电抗元件,如电容、电感。因此输入信号的频率不同,电路的输出响应也不同。 此处说明电压电流等为什麽用相量形式. 例1 分析如图所示异步电路 1. 写出电路方程式 ① 时钟方程 ②输出方程 ③激励方程 CP0=CLK ④求电路状态方程 CP1=Q0 二. 异步时序逻辑电路的分析举例 CP0 CP1 2. 列状态表 1 1 0 0 1 1 1 0 0 0 0 1 1 1 0 0 1 0 0 0 1 1

文档评论(0)

xiaolan118 + 关注
实名认证
文档贡献者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档