FPGA课程设计电风扇的自动定时开关控制器.doc

FPGA课程设计电风扇的自动定时开关控制器.doc

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
FPGA课程设计电风扇的自动定时开关控制器

西安邮电学院 FPGA课程设计报告 题 目:电风扇的自动定时开关 院 系: 电子工程学院 专业班级: 微电子0901 学生姓名: 导师姓名: 起止时间: 2012.6.18 至 2012.6.29 FPGA课程设计报告提纲 任务电风扇自动定时目的环境 (硬件环境,设备等)Ep2c35f672c6开发板 FPGA课程设计详细内容 4.1 技术规范(2) 模式时,由开关控制电风扇的开关,即当开关打开时,风扇工作; 开关关闭时,风扇停止工作。(3) 模式时,据时间来电风扇工作10 分钟分钟分钟,并且同步显示剩余时间。(4) LD 上显示,总时间和剩余时间。4.1.2 系统结构框图 总体设计可以分为以上几个模块,各模块的功能简要介绍:() 分频模块模块的功能是把 50MHz 的时钟转换为 1Hz 的时钟,供计数模块的使用。()根据键盘的输入值在定时时间以内则风扇工作,。 LED 上显示,总时间和剩余时间。4.1.3 应用范围 可以用于控制电扇手动按照定的时间自动。4.1.4 引脚描述 顶层模块管脚描述(1)输入开关管脚 功能描述 Clk 系统时钟,频率为50MHz input 1 Op 模式选择信号,为1时为模式为0时为模式。 input 1 input 4 Key 设定时间后开始计时信号 Input 1 Clr 清零信号 input 1 Fz 复制信号 Input 1 En 开始计时信号 Input 1 (2) 输出显示管脚 名称 功能描述 位宽 Out 风扇工作信号,为1是风扇工作,为0时风扇停止工作 Output 1 Out_3 时间高位数码管输出端,为时钟的十位 output 7 Out_2 时间低位数码管输出端,为时钟的个位 output 7 Out_1 时间高位数码管输出端,为分钟的十位 output 7 Out_0 时间高位数码管输出端,为分钟的十位 output 7 4.2 设计方案4.2.1 概述 此自动定时控制器,() 分频模块模块的功能是把 50MHz 的时钟转换为 1Hz 的时钟,供计数模块的使用。()根据键盘的输入值在定时时间以内则风扇工作,。 LED 上显示,总时间和剩余时间。4.2.2 顶层模块划分 这个模块的功能是把频率为50MHz的时钟转换为1Hz的时钟,供计时模块的使用。 引脚分配: 信号名称 功能描述 方向 宽度 Clk 输入50MHz的时钟信号 input 1 Inclk 输出经过分频以后的1Hz的时钟信号 output 1 Nclk 输出经过分频后的2hz的时钟信号 Output 1 电路设计: (2)模式选择控制模块:选择需要的工作模式。包括两个模式:自动、手动,op为1时是定时模式,opl为0时是普通模式。若为定时模式风在设定的时间内自动工作,当计时结束时风扇自动停止工作,即计时反馈信号out为0时,风扇自动关闭。若选为手动模式,则在有手动开关key来控制风扇的开关,key为1时风扇工作,为0时停止工作。 引脚分配 信号名称 功能描述 方向 宽度 op 模式选择信号,为1时为自动开关模式为0时为手动开关模式。 input 1 input 1 out 风扇工作状态信号 output 1 clk 主时钟 Input 1 Clr 清零信号 Input 1 A_1 Op为1时a_1为1 Output 1 A_0 Op为0时a_0为1 Output 1 Key_1 Key和a_0都为1时可key_1为1,否则为0。 Output 1 电路设计 ()根据键盘的输入值在定时时间以内则风扇工作,。 功能描述 Clk 主时钟 Input 1 nclk 计时时钟,频率为1Hz input 1 en 开始倒计时信号 input 1 H 小时数据输入 input 8 m 分钟数据输入 Input 8 Sign 时间计数为零反馈信号 output 1 电路设计 (4)显示模块:LED 上显示,总时间和剩余时间。名称 功能描述 位宽 Data_3 时间高位输出端,为小时的十位 input 4 Data_2 时间低位输出端,为小时的个位 input 4 Data_1 时间高位输出端,为分钟的十位 input 4 Data_0 时间低位输出端,为分钟的个位 input 4 Out_3 时间高位数码管输出端,为小时的十位 output 7 Out_2 时间低位数码管输出端,为小时的个

文档评论(0)

yaobanwd + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档