基于FPGA的抗溷迭FIR数字滤波器的设计与实现.pdfVIP

基于FPGA的抗溷迭FIR数字滤波器的设计与实现.pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的抗溷迭FIR数字滤波器的设计与实现

No.2 第38卷第2期 浙江工业大学学报 V01.38 0F UNIVERSITYOFTECHNOLOGY 2010年4月 JOURNALZHEJIANG Apr.2010 金燕,王明,葛远香 (浙江工业大学信息工程学院,浙江杭州310032) DSP 设计并确定FIR滤波器的系数,通过Altera 设计和仿真,DSP VHDL语言,并在QuartusII平台上进一步完成该滤波器的仿真和FPGA实现.最后对叠加有混 叠频率成分的的电网电压信号进行滤波仿真,结果表明,滤波器符合设计要求.这种利用DSP Builder将Matlab和QuartusII设计工具结合起来进行FIR数字滤波器设计的方法简单有效,所 生成的滤波器模块可移植性好. 关键词:FPGA;FIR数字滤波器;DSPBuilder;MATLAB;抗混叠 中图分类号:TM713 文献标识码:A FIR onFPGA andrealizationof FilterBased Design anti—aliasingDigital JINYan,WANG Ming,GEYuan—xiang of ofInformation UniversityTechnology,Hangzhou310032,China) (College Engineering,Zhejiang Abstract:An FIR FilterbasedonFPGAis and anti—aliasinglow—passDigital designedimplemented. and modeliS The ofFIRFilteriS MATLABFDAT001.Thefilter parameters designedthrough andsimulated AheraDSPBuilderand DSPBuildercan designed byusing Matlab/Simulink.The the intoVHDL whichisneededtorealizethefilter convert filtermodel designed languagedirectly FPGAon II onFPGAandthefilterissimulatedand under theQuartus implemented platform.

文档评论(0)

wannian118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档