多机系统下数据Cache设计.pdfVIP

  1. 1、本文档共64页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
摘要 本论文的研究内容是“十∥’国防预研课题(新1代战斗机用32位微处理器 的体系结构和方法,设计兼容于PowerPC指令集的32位嵌入式微处理器。 本课题组设计完成的RISC微处理器“龙腾R2”:苍片,指令系统和接口时序 与Motorola公司的PowerPC750微处理器完全兼容,微体系结构采用自主设计的 技术路线。采用Top--Down设计方法,SMIC 0.18#m工艺库,综合结果小于4ns。 EPI$80 整个微处理器选用Altera FPGA器件.实现了整个微处理器的FPGA原型 芯片,在此原型系统上已成功运行了用户提供的应用程序。 处理器的Cache一致性协议一~MEI侦听协议,并将该协议应用于“龙腾R2”微 处理器。与其他类型的侦听协议相对比,试验结果表明该协议可以有效的降低对 总线的和存储器的请求,极大的提高多机环境下处理器的性能。 论文的主要工作如下: 1.对高性能微处理器中的存储管理和Cache组织控制方法进行了系统研究, 在研究的基础上,设计并实现了适应PowerPC指令集系统结构的存储管 理单元和一级Cache,并应用于“龙腾R2”微处理器中。经仿真分析,其 功能和PowerPC750完全兼容。 2.研究了现行的解决高速缓存一致性的硬件实现方式,对他们进行了定性的 分析和比较,在此基础上,设计了适用于“龙腾R2”微处理器的数据Cache 一致性协议一一MEI侦听协议,并实现了侦听控制,有效的解决了“龙腾 R2”微处理器在多机系统下的高速缓存一致性问题。 3.深入研究了目前流行的验证技术,总结出了一套适用于“龙腾R2”特征 的验证方法。构建仿真平台,采用直接测试和随机测试的方法完成了单处 理器系统中存储管理单元和Cache的验证。 4.构建了SMP仿真模型,对多机系统下的数据Cache侦听协议进行了验证。 关键词:Cache,多机系统,高速缓存一致性,侦听,存储管理 Abstract ’I’heWOrkInthisthesisIS ofNafionalDefense Research Preliminary part Projects ————‘theresearchofthe ofthe32bit used thenew design microprocessorby of RISC generationbattleplane(LongTengR2)’:NO.41308010108.Bystudying 32.bit architectureand at embedded design exploringdesignmethodology,aim ofPowerPCinstruction. microprocessorcompatible Theembedded32-bit R2’’is with microprocessor“Longt:iurncompatible instructionset PowerPC750 architecture

您可能关注的文档

文档评论(0)

feiyang66 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档