基于Verilog的数模转换器的毕业设计论文.docxVIP

  • 32
  • 0
  • 约1.66万字
  • 约 28页
  • 2016-09-18 发布于河南
  • 举报

基于Verilog的数模转换器的毕业设计论文.docx

毕业论文,毕设论文,毕业设计,毕业设计说明书,外文翻译,毕业论文,毕设论文,毕业设计,毕业设计说明书,外文翻译

南 阳 理 工 学 院 本科生毕业设计(论文) 学院(系): 电子与电气工程学院 专 业: 电子信息工程 学 生: 王 晓 宁 指导教师: 曹 原 完成日期 2014 年 5 月 南阳理工学院本科生毕业设计(论文) 8位高速数模转换器设计 英文题目 (8 bit high speed DAC) 总计: 毕业设计(论文) 页 表 格: 个 插 图 : 幅 基于Verilog的数模转换器的设计 [摘 要]数模转换器是模拟与数字电路系统的转换桥梁,通常是利用专用的数/模转换(D/A)芯片来实现的。本文设计的是一种8位高速数模转换器,设计方案确定了输入方式为并行输入,输出为电流互补输出,以实现高速的要求,然后在分析了转换电路的性能参数以后,采用主从一分段式的电流舵结构来实现高速数模转换,电流源应用电流分裂技术,其中开关采用全差分电流开关。利用“自顶向下”的设计方法,采用Verilog AMS硬件描述语言和原理图描述相结合的方式,设计了8位高速数模转换器,并在Quartus 11软件环境下对设计项目进行了编译和时序仿真。 [关键词]数模转换电路;Verilog硬件描述语言;并行串出; 模拟仿真;

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档