- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DDR内存布线指导.pdf
DDR 内存布线指导,DDR Layout Guide | Wi-Fi开发者 /digital/ddr-layout-guide.html
Wi-Fi开发者
Wi-Fi开发, Wi-Fi设计, Wi-Fi解决方案
首页
解决方案
关于我们
联系我们
法律声明
上一篇:Wi-Fi产品的主要性能指标及其决定因素下一篇:ADS2008超炫的三维(3D )视
图
DDR 内存布线指导,DDR Layout Guide
2009/06/28 | 13:14分类:数字电路 | 标签:DDR 、Layout 、VTT、布线、端接电阻 | 3,075
views d
在现代高速数字电路的设计过程中,工程师总是不可避免的会与DDR或者DDR2 ,SDRAM
e
打交道。DDR 的工作频率很高,因此,DDR 的布线(或者Layout )也就成为了一个十分关
r
键的问题,很多时候,DDR 的布线直接影响着信号完整性。下面本文针对DDR 的布线问题
(Layout )进行讨论。 e
t
s
i
g
e
R
n
U
信号引脚说明
VSS为数字地,VSSQ为信号地,若无特别说明,两者是等效的。VDD为器件内核供
电,VDDDQ为器件的DQ和I/O供电,若无特别说明,两者是等效的。
第1页共11页 19/05/2010 17:44
DDR 内存布线指导,DDR Layout Guide | Wi-Fi开发者 /digital/ddr-layout-guide.html
对于DRAM来说,定义信号组如下:
数字信号组DQ,DQS,xDM ,其中每个字节又是内部的一个信道Lane组,如
DQ0~DQ7 ,DQS,LDM为一个信号组。
地址信号组:ADDRESS
命令信号组:CAS#,RAS# ,WE#
控制信号组:CS#,CKE
时钟信号组:CK,CK#
印制电路板叠层,PCB Stackups
推荐使用6层电路板,分布如下:
d
e
r
电路板的阻抗控制在50~60ohm e
印制电路板的厚度选择为1.57mm(62mil) t
填充材料Prepreg厚度可变化范围是4~6mil
电路板的填充材料的介电常数一般变化范围是3.6~4.5,它的数值随着频率,温度等因
s
i
素变化。FR-
文档评论(0)