- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA实验报告-七人表决器(论文资料).doc
河 北 科 技 大 学
实 验 报 告
2011级 电信专业 111 班 学号28 2014 年 4 月 21 日
姓 名 魏正勃 同组人 指导教师 于国庆
实验名称 实验一 七人表决器 成 绩
实验类型 设计型 批阅教师
一、实验目的:
(1)掌握MUXPLUS II语言输入的设计过程。
(2)初步了解VHDL语言。library ieee;
use ieee.std_logic_1164.ALL;
entity GSL is
port(a:in std_logic_vector(6 downto 0);
b:out std_logic;
c:out std_logic);
end entity GSL;
architecture number of GSL is
begin
process(a)
variable cnt:integer range 0 to 7;
begin cnt:=0;
for i in 6 downto 0 loop
if a(i)=1then
cnt:=cnt+1;
end if;
end loop;
if cnt3 then b=1;
c=0;
else b=0;
c=1;
end if;
end process;
end architecture number;
2、建立仿真波形文件,使用 MAXPLUS II Simulator功能进行功能仿真。
仿真结果如下:
3、目标器件选择与管脚锁定并重新编译、综合、适配。
FPGA型号:EP1K100QC208-3
引脚绑定:
NODE 绑定FPGA引脚 对应实验箱上的 a0 PIN-64 KL1 a1 PIN-65 KL2 a2 PIN-66 KL3 a3 PIN-67 KL4 a4 PIN-68 KL5 a5 PIN-69 KL6 a6 PIN-70 KL7 b PIN-202 KL17 c PIN-203 KL16
4、下载并验证结果
将编译好的程序进行引脚锁定及硬件配置后便可下载到目标芯片中,我们将程序下载到芯片中后结果输出灯c亮b灭,当我们按下a0到a6任意四个或四个以上按键时c灭b亮,实验结果符合预期效果,结果正确。
四、实验结果与总结:
我们这次EDA实验课设计了一个双LED灯输出七人表决器,实验结果符合预期效果,即任意按下四个或四个以上按键表示同意同意灯亮反对灯灭。
本次实验是自己动手做的第一个实验,初次使用MAXPLUS II软件遇到了不小的困难,一是英文版的软件有很多不清楚的地方查询很不方便,二是有关课程大多停留在书本知识上,动手实践能力还是有所不足。通过查阅网络我学到了不少有关软件应用以及有关的课程知识,最后终于成功的应用MAXPLUS II做出了自己想做的结果。
4
3
文档评论(0)