DSP和外部存储器和键盘接口电路设计.docVIP

DSP和外部存储器和键盘接口电路设计.doc

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
学 号 DSP课程设计 设计说明书 起止日期: 年 月 日 至 年 月 日 学生姓名 班级 成绩 指导教师 签字 年 月 日 天津城市建设学院 课程设计任务书 20 —2013 学年第 学期 专业 班级 课程设计名称: 设计题目: 完成期限: 2012 年 12 月 17 日至 2012 年 12 月 22 日共 1 周 设计依据、要求及主要内容(可另加附页): 一、课程设计的目的通过课程设计,锻炼查阅资料、方案比较、的能力。使学生掌握DSP 芯片的结构、原理和典型应用,并且能够熟悉DSP的开发流程和基本的方法既巩固基础理论知识, 又为学生日后从事开发设计奠定基础。 二、课程设计的内容及要求 1、外部存储器RAM与DSP接口电路设计 2、3X5阵列键盘与DSP接口电路设计 3、编写键盘驱动程序 4、书写设计说明书 三、参考资料: 1、吴冬梅 张玉杰 北京大学出版社 DSP技术及应用 2、戴明桢 周建江 北京航天航空大学出版社 TMS320C54X DSP结构、原理及应用 3、王安民 陈明欣 清华大学出版社 TMS320C54X XDSP实用技术 4、苏涛.DSP实用技术 .西安:西安电子科技大学出版社 指导教师(签字): 教研室主任(签字): 批准日期: 年 月 日C54x;DSP;存储空间;程序存储器;数据存储器;扩展;芯片TMS320C5402;矩阵键盘扫描。 1. 外部存储器RAM与DSP接口电路系统设计 4 .1 存储空间的分配 4 1.3 程序存储器 7 1.3 数据存储器 8 2 3×5阵列键盘与DSP接口电路系统设计 10 2.1 3×5阵列键盘设计原理 10 2.3 电路设计 11 2.3 编写键盘驱动程序 12 3 心得体会 16 4 参考资料: 16 外部存储器RAM与DSP接口电路系统设计 通常,C54x的总存储空间为192K字。这些空间可分为3个选择的空间:64K字的程序存储空间、64K字的数据存储空间和64K字的I/O空间。所有的C54x DSP片内都有随机存储器(RAM)和只读存储器(ROM)。RAM有两种类型:单寻址RAM(SARAM)和双寻址RAM(DARAM)。 表1-1列出了各种C54x DSP片内存储器的容量。C54x DSP片内还有26个映象到数据存储空间的CPU寄存器和外围电路寄存器。C54 DSP结构上的并行性及在片RAM的双寻址能力,使它能够在任何一个给定的机器周期内同时执行4次存储器操作,即一次读两个操作数和写一个操作数。 我们可以将双寻址DARAM和单寻址SARAM配置为数据存储器或程序存储器。与片外存储器相比,片内存储器具有不需要插入等待状态、成本和功耗低等优点,但片外存储器具有较大存储空间能力。 表1-1 C54x DSP片内程序和数据存储器(单位:K字) 存储器类型 C541 C542 C543 C545 C546 C548 C549 C5402 C5410 C5402 ROM 28K 2K 2K 48K 48K 2K 16K 4K 16K 0 程序ROM 20K 2K 2K 32K 32K 2K 16K 4K 16K 0 程序/数据 8K 0 0 16K 16K 0 16K 4K 0 0 DARAM 5K 10K 10K 6K 6K 8K 8K 16K 8K 32K SARAM 0 0 0 0 0 24K 24K 0 56K 168K 存储空间的分配 C54xDSP的存储空间可以分成3个可单独选择的空间,即程序、数据和I/O空间。在任何一个存储空间内,RAM、ROM、EPROM、EEPROM192K字。 程序存储器空间存放要执行的指令和执行中所用的系数表,数据存储器存放执行指令所要用的数据,I/O空间与存储器映象外围设备相接口也可以作为附加的数据存储空间。 在C54x中,片内存储器的形式有DARAM、SARAMROM 3种,取决于芯片的型号。RAM总是安排到数据存储空间,但也可以构成程序存储空间,ROM一般构成程序存储空间,也可以部分安排到数据存储空间。C54x通过3个状态位,可以很方便地“使能”和“禁止”程序和数据空间中的片内存储器。 1 MP/MC位 若MP/MC 0,则片内ROM安排到程序空间; 若MP/MC 1,则片内ROM不安排到程序空间。 2)OVLY位 若OVLY 1,则片内RAM安排到程序和数据空间; 若OVLY 1,则片内RAM只安排到数据存储空间。 3)DROM位 当DROM 1,则部分片内RAM安排到数据空间; 当DROM 0,则片内RAM不安排到数据空间。 DROM的用法与MP/MC的用法无关。 上述三个状态位包含在处理器工作方式状态寄存器(PMST

文档评论(0)

smdh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档