- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(3)列出寄存器的状态转换表,如表5-16所示。 (4)求出反馈逻辑函数Z的表达式。根据状态表画卡诺图如图5-38,化简得到表达式: (5)若将初态设为011,则电路会在给定的序列脉冲中循环。 (6)画逻辑图,如图5-39所示。 5.3 同步时序逻辑电路设计 时序逻辑电路设计是根据给定的实际问题的要求,用一定的方法求得一个相对比较简单的逻辑电路,该电路能够满足问题的要求。 5.3.1 同步时序逻辑电路的设计步骤 (1)首先根据设计要求,分析给定的实际问题的逻辑关系,确定输入变量、输出变量有几个。电路的原始状态有哪些。按照题意列出电路的状态转换表或画出电路的状态转换图。 (2)将原始状态图化简。原始状态图通常不是最简的,往往可以消去一些多余状态。原始状态化简就是消去多余状态的过程。 (4)选择触发器的类型。触发器的类型选得合适,可以简化电路结构。 (5)根据编码状态表以及所采用的触发器的逻辑功能,导出待设计电路的状态方程、输出方程和驱动方程。 (6)根据输出方程和驱动方程画出设计的时序逻辑电路图。 (7)检查电路能否自启动。 (3)状态编码,又称状态分配。根据状态数M确定触发器的数目N。N个触发器共有2N种状态组合,所以必须取: 2N-1<M≤2N 给每个电路状态规定一组对应二进制代码,称为状态编码。 例5-9 设计一个同步五进制加法计数器 解: (1)根据设计要求设定状态,画出状态转换图。因为是五进制计数器,所以有5个不同的状态,分别用S0、S1、…、S4表示。在计数脉冲CP作用下,五个状态循环出现,在状态为S4时,进位输出CO=1。状态转换图如图5-40所示。 5.3.2 同步时序逻辑电路设计举例 用同样的分析的方法分别求出6种无效状态的次态,画出完整的状态转换图如图5-15所示。在实际工作中,当由于某种原因,使计数器进入无效状态时,能在时钟信号作用下,最终进入有效状态,所以,电路能够自启动。 由状态转换表可见电路功能是十进制计数器。CO是进位输出信号,即每输入10个计数脉冲计数器工作一个循环,并在第10个计数脉冲的下降沿,输出CO送出一个下降沿的进位信号,因此称做十进制计数器。 根据状态转换表或者电路的状态图可以画出如图5-16所示的时序图。 2.集成十进制计数器74LS160和74LS162 增加了三个辅助输入控制端ET、EP、 。 1)异步清零:当 时,不管其他输入端的状态如何,不论有无时钟脉冲CP,计数器输出将被直接置零(Q3Q2QlQ0=0000),称为异步清零。 2)同步并行预置数:当 时,在输入时钟脉冲CP上升沿的作用下,并行输入端的数据d3d2d1d0被置入计数器的输出端,即Q3Q2QlQ0=d3d2d1d0。由于这个操作要与CP上升沿同步,所以称为同步预置数。 4)保持功能:当 ,且 ,即两个使能端中有0时,则计数器保持原来的状态不变。这时,如EP=0、ET=1,则进位输出信号CO保持不变;如ET=0则不管EP状态如何,进位输出信号CO为低电平0。 3)计数功能:当 时,在CP端输入计数脉冲,计数器进行二进制加法计数。 同样是4位二进制同步加法计数器的74LS162与74LS160的引脚排列完全相同,逻辑功能方面只有一点不同,集成4位同步十进制计数器74LS162为同步置0,这就是说,在同步置0控制端 为低电平0时,计数器并不能被立即置0,还需再输人一个计数脉冲CP才能被置0; 74LS162 74LS160 4位二进制同步加法计数器 引脚排列完全相同 区别 74LS162为同步置0,即在同步置0控制端 为低电平0时,计数器并不能被立即置0,还需再输入一个计数脉冲CP才能被置0。 74LS160为异步置0,即置0控制端 为低电平0时,计数器立即被置0。 相同 3.集成十进制同步可逆计数器74LS190 是级联时级间串行计数使能端; 是进位借位信号输出端; 是并行数据输人端; 是计数状态输出端; 为加减计数控制端; 为异步置数控制端; 是使能端; 5.2.4 任意进制计数器 1.集成二-五-十进制计数器74LS290 二进制计数器的时钟脉冲输入端为CP1,输出端为Q0;五进制计数器的时钟脉冲输入端为CP2,输出端为Q1、Q2、Q3。如果将Q0与CP2相连,CP1作时钟脉冲输入端,Q0~Q3作输出端,则为8421BCD码十进制计数器。 它包含一个独立的1位二进制计数器和一个独立的异步五进制计数器。 1) 异步清零:当置0输入端 ,且置位输入 时,不论有无时钟脉冲CP,计数器输出将被直接置零。 2)
您可能关注的文档
- 新数字电子技术项目教程 教学课件 朱祥贤 主编 项目一.ppt
- 新数字电子技术应用 项目教程 教学课件 段有艳 等 项目1.ppt
- 新数字电子技术应用 项目教程 教学课件 段有艳 等 项目2.ppt
- 新数字电子技术应用 项目教程 教学课件 段有艳 等 项目3.ppt
- 新数字电子技术应用 项目教程 教学课件 段有艳 等 项目4 多路抢答器的设计.ppt
- 新数字电子技术应用 项目教程 教学课件 段有艳 等 项目5 六十进制计数器的制作.ppt
- 新数字电子技术应用 项目教程 教学课件 段有艳 等 项目6 电子门铃电路的设计.ppt
- 新数字电子技术应用 项目教程 教学课件 段有艳 等 项目7 数字电压表的设计与实现.ppt
- 新数字电子技术应用 项目教程 教学课件 段有艳 等 项目8 锯齿波产生电路的设计与设计.ppt
- 新数字电子技术应用 项目教程 教学课件 段有艳 等 项目9 数字电子钟的设计.ppt
- 新数字电子技术 教学课件 高建新 第6章 半导体存储器和可编程逻辑器件.ppt
- 新数字电子技术 教学课件 高建新 第7章.数模与模数转换器.ppt
- 新数字电子技术 教学课件 高建新 第8章 脉冲电路的产生与整形.ppt
- 新数字电子技术 教学课件 胡祥青 何晖 第2章课件.ppt
- 新数字电子技术 教学课件 胡祥青 何晖 第8章1.ppt
- 新数字电子技术 教学课件 胡祥青 何晖 第七章数模转换(修改翁2011).ppt
- 新数字电子技术 教学课件 胡祥青 何晖 第一_章_数字电路基础.ppt
- 新数字电子技术 教学课件 胡祥青 何晖 数字电子技术 第四章触发器.ppt
- 新数字电子技术 教学课件 卢庆林 第八章.ppt
- 新数字电子技术 教学课件 卢庆林 第二章.ppt
文档评论(0)