- 1、本文档共18页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 在线教务辅导网: 教材其余课件及动画素材请查阅在线教务辅导网 QQ:349134187 或者直接输入下面地址: 12. Describe sequential systems in VHDL 12.1 Defining clocks, flip-flops and registers 12.2 Register Transfer Level (RTL) Coding 12.3 Sequential logic 12.1 Defining clocks, flip-flops registers 1. Defining a clock signal PROCESS BEGIN clock = ‘0’; WAIT FOR 10 NS; clock = ‘1’ WAIT FOR 10 NS; END PROCESS; There are many ways to define a clock. For example: Simulation waveform 12.1 Defining clocks, flip-flops registers 2. The D-type flip-flop LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY dff IS PORT ( d, clock: IN STD_LOGIC; Q: OUT STD_LOGIC); END ENTITY dff; ARCHITECTURE correct OF dff IS BEGIN PROCESS (clock) BEGIN IF ( rising_edge(clock) ) THEN q = d; END IF; END PROCESS; END ARCHITECTURE correct; 12.1 Defining clocks, flip-flops registers 3. The D-type flip-flop with reset If the Reset is synchronous, then it is ignored until the rising edge of the clock. When the rising edge comes, if Reset=’1’ then q goes to ‘0’. If Reset=’0’, then the flip-flop exhibits normal behavior, i.e. q=d. (1)If the Reset is synchronous 12.1 Defining clocks, flip-flops registers LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; -- D-type flip-flop ENTITY dff IS PORT ( d : IN STD_LOGIC; -- Data input clock: IN STD_LOGIC; -- Clock input reset: IN STD_LOGIC; -- Reset input Q : OUT STD_LOGIC); -- Output END ENTITY dff; ENTITY definition 12.1 Defining clocks, flip-flops registers ARCHITECTURE synch_reset OF dff IS BEGIN PROCESS (clock) BEGIN IF ( rising_edge(clock) ) THEN IF ( reset=’1’ ) THEN q = ‘0’; ELSE q = d; END IF; END IF; END PROCESS; END ARCHITECTURE synch_reset; Architecture declaration 12.1 Defining clocks, flip-flops registers If the Reset is asynchronous, then it takes immediate
您可能关注的文档
- 新数字逻辑电路测试与设计电子教案 第三讲逻辑代数基础(4课时).ppt
- 新数字逻辑电路测试与设计电子教案 第十八讲(4课时)数字钟设计(六).ppt
- 新数字逻辑电路测试与设计电子教案 第十二讲集成计数器逻辑功能测试(4课时).ppt
- 新数字逻辑电路测试与设计电子教案 第十讲触发器(4课时).ppt
- 新数字逻辑电路测试与设计电子教案 第十九讲(4课时)数字钟设计(七).ppt
- 新数字逻辑电路测试与设计电子教案 第十六讲(4课时)数字钟设计(四).ppt
- 新数字逻辑电路测试与设计电子教案 第十七讲(4课时)数字钟设计(五).ppt
- 新数字逻辑电路测试与设计电子教案 第十三讲(4课时)数字钟设计(一).ppt
- 新数字逻辑电路测试与设计电子教案 第十四讲(4课时)数字钟设计(二).ppt
- 新数字逻辑电路测试与设计电子教案 第十五讲(4课时)数字钟设计(三).ppt
- 半导体材料性能提升技术突破与应用案例分析报告.docx
- 半导体设备国产化政策支持下的关键技术突破与应用前景报告.docx
- 剧本杀市场2025年区域扩张策略研究报告.docx
- 剧本杀行业2025人才培训体系构建中的市场需求与供给分析.docx
- 剧本杀行业2025年人才培训行业人才培养模式创新与探索.docx
- 剧本杀行业2025年内容创作人才需求报告.docx
- 剧本杀行业2025年区域市场区域剧本市场消费者满意度与市场竞争力研究报告.docx
- 剧本杀市场2025年区域竞争态势下的区域合作策略分析报告.docx
- 剧本杀行业2025人才培训与行业人才培养模式创新.docx
- 剧本杀行业剧本创作人才心理素质培养报告.docx
最近下载
- GB50150-2016 电气装置安装工程 电气设备交接试验标准 (2).pdf VIP
- GBT51121-2015 风力发电工程施工与验收规范.doc VIP
- 抗凝剂皮下注射技术临床实践指南(2024版)解读 2PPT课件.pptx VIP
- 腰椎解剖应用.ppt VIP
- 人教版高一数学上册《第一单元集合》同步练习题及答案.pdf VIP
- 紫外可见分光光度计招标文件.doc VIP
- 《Android-Jetpack开发-原理解析与应用实战》读书笔记思维导图.pptx VIP
- DB3706_T 74-2021 西洋梨生产技术规程.pdf
- 【精选】ICAO附件14.pdf
- JEP122G 半导体器件失效机理和模型.pdf VIP
文档评论(0)