基于Modelsim的Turbo编译码器的设计学士学位论文远.docx

基于Modelsim的Turbo编译码器的设计学士学位论文远.docx

  1. 1、本文档共73页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于Modelsim的Turbo编译码器的设计学士学位论文远.docx

PAGE \* ROMAN \* MERGEFORMATIV 摘 要 Turbo码将卷积码和随机交织器结合在一起,巧妙地实现了随机编码的思想,同时采用软输出迭代译码来逼近最大似然译码。Turbo码已经在实际的通信系统中得到应用,但是随着通信技术的发展和人们对通信业务需求的不断提高,对Turbo码的编译码技术进行研究很有必要。 通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NSl6550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是它们都具有不可移植性,因此要利用这些芯片来实现PC机和FPGA芯片之间的通信,势必会增加接口连线的复杂程度以及降低整个系统的稳定性和有效性。 本课题就是针对UART的特点以及FPGA设计具有可移植性的优势,提出了一种基于FPGA芯片的嵌入式UART设计方法,其中主要包括状态机的描述形式以及自顶向下的设计方法,利用硬件描述语言来编制UART的各个子功能模块以及顶层模块,之后将其集成到FPGA芯片的内部,这样不仅能解决传统UART芯片的缺点而且同时也使整个系统变得更加具有紧凑性以及可靠性。 本课题主要设计有波特率发生器模块,接收启动模块,接收模块与发送模块。在具体的设计过程中,利用利用VHDL语言对各个模块进行编程,并通过Modelsim进行仿真测试。 关键词:Turbo码;SOVA算法;VHDL;Modelsim Abstact Turbo code convolution code and randomly intertwined together, cleverly realized,random coding idea, at the same time soft output of iterative decoding is used to approximate maximum likelihood decoding. Turbo code has been applied in the actual communication system, but with the development of communication technology and the increasing demand for communication service people, study of Turbo code compiled code technology is necessary. Universal Asynchronous transceiver (Universal Asynchronous Receiver Transmitter, UART) is a kind of can support both short and long distance data transmission in serial communication interface, is widely used in the data exchange between computer and peripherals. Like 8251, NS8250, NSl6550 are common UART chip, but the dedicated serial interface chip disadvantage is that the data transmission speed is slow, difficult to meet the high speed data transmission occasions, but more important is that they are not portable, so to use these chips to realize communication between PC and FPGA chip, is bound to increase the complexity of the interface connections and reduce the stability and efficiency of the whole system. This topic is according to the characteristics of UART and the FPGA design with the advantages of portability, p

文档评论(0)

m3lv5hh + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档