- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
【例7-14】 LIBRARY IEEE; --正弦信号发生器源文件 USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY SINGT IS PORT ( CLK : IN STD_LOGIC; --信号源时钟 DOUT : OUT STD_LOGIC_VECTOR (7 DOWNTO 0) );--8位波形数据输出 END; ARCHITECTURE DACC OF SINGT IS COMPONENT SINDATA --调用波形数据存储器LPM_ROMATAROM.VHD声明 PORT(address : IN STD_LOGIC_VECTOR (5 DOWNTO 0); inclock : IN STD_LOGIC ; q : OUT STD_LOGIC_VECTOR (7 DOWNTO 0) ); END COMPONENT; 4. 完成正弦信号发生器顶层设计和测试 接上页 SIGNAL Q1 : STD_LOGIC_VECTOR (5 DOWNTO 0); --设定内部节点作为地址计数器 BEGIN PROCESS(CLK ) --LPM_ROM地址发生器进程 BEGIN IF CLKEVENT AND CLK = 1 THEN Q1=Q1+1; END IF;--Q1作为地址发生器计数器 END PROCESS; u1 : SINDATA PORT MAP(address=Q1, q = DOUT,inclock=CLK);--例化 END; 7.6.5 编辑定制LPM_FIFO模块 图7-28 选择FIFO数据位宽为8,深度为512 7.6 LPM模块的VHDL文本方式调用 7.6.5 编辑定制LPM_FIFO模块 7.6 LPM模块的VHDL文本方式调用 图7-29 7-19 fifo端口设置 7.6.5 编辑定制LPM_FIFO模块 7.6 LPM模块的VHDL文本方式调用 图7-30 选择Area优化方式和EAB构建 7.6.5 编辑定制LPM_FIFO模块 7.6 LPM模块的VHDL文本方式调用 图7-31单击“Finish”后完成fifo2.vhd的定制 7.6.6 LPM_FIFO定制文件的仿真测试 【例7-15】 LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY fifo2 IS PORT(data : IN STD_LOGIC_VECTOR (7 DOWNTO 0); --输入数据 wrreq : IN STD_LOGIC ; --写入请求 rdreq : IN STD_LOGIC ; --读出请求 clock : IN STD_LOGIC ; --工作时钟 aclr : IN STD_LOGIC ; --异步清0 q : OUT STD_LOGIC_VECTOR (7 DOWNTO 0); --数据输出 full : OUT STD_LOGIC ); --溢出标志 END fifo2; ARCHITECTURE SYN OF fifo2 IS SIGNAL sub_wire0 : STD_LOGIC_VECTOR (7 DOWNTO 0); SIGNAL sub_wire1 : STD_LOGIC ; 接上页 COMPONENT lpm_fifo --调用LPM_FIFO声明 GENERIC (lpm_width :NATURAL; --类属 数据宽度 自然数数据类型 lpm_numwords :NATURAL; --类属 数据深度 自然数数据类型 lpm_widthu :NATURA
您可能关注的文档
- CorelDRAW X3 平面设计案例教程 作者 刘本军 课件 第8章图形打印和发布.ppt
- CorelDraw X4平面设计教程 作者 邹利华 项目4 CorelDRAW图形编辑与组织.ppt
- CorelDraw X4平面设计教程 作者 邹利华 项目5 CorelDRAW交互特效与文本工具.ppt
- CorelDraw X4平面设计教程 作者 邹利华 项目6 coreldraw印刷知识.ppt
- CorelDraw X4平面设计教程 作者 邹利华 项目10 平面广告设计.ppt
- CorelDraw X4平面设计教程 作者 邹利华 项目11 CD装帧设计.ppt
- CorelDRAW 设计与实训 作者 于晓平 刘晓玲 主编第1章 初步接触CorelDRAW X3 第1章 初步接触CorelDRAW X3.ppt
- CorelDRAW 设计与实训 作者 于晓平 刘晓玲 主编第2章 文件操作 第2章 文件操作.ppt
- CorelDRAW 设计与实训 作者 于晓平 刘晓玲 主编第4章 绘制图形 第4章 绘制图形.ppt
- CorelDRAW 设计与实训 作者 于晓平 刘晓玲 主编第5章 编辑轮廓与填充颜色 第5章 编辑轮廓与填充颜色.ppt
- EDA技术实用教程(第二版) 作者 潘松 黄继业 第2版 第8章_VHDL结构与要素.ppt
- EDA技术实用教程(第二版) 作者 潘松 黄继业 第2版 第9章_VHDL基本语句.ppt
- EDA技术实用教程(第二版) 作者 潘松 黄继业 第2版 第10章_设计优化和设计方法.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第2章 FPGA与CPLD的结构原理.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第3章 Verilog设计入门.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第4章 EDA工具应用初步.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第5章 Verilog设计深入.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第6章 EDA工具应用深入.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第8章 有限状态机设计技术.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第9章 Verilog 语言规则.ppt
原创力文档


文档评论(0)