网站大量收购独家精品文档,联系QQ:2885784924

数电课设数字钟的设计.doc

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数电课设数字钟的设计.doc

兰 州 理 工 大 学 《电子技术综合训练》 说明书 院系: 班级: 姓名: 学号: 时间: 2013 年 1 月 15 日 电气工程与信息工程学院 内容摘要 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计数字钟就是为了了解数字钟的原理,从而学会制作数字钟。而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及使用方法。且由于数字钟包括组合逻辑电路和时序电路。通过它可以进一步学习和掌握各种组合逻辑电路和时序电路的原理与使用方法。 数字电子钟由信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,利用石英晶体多谐振荡器、CD4060、74LS74来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天24h的累计。译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。整点报时电路是根据计时系统的输出状态产生一个脉冲信号,然后去触发音频发生器实现报时。校时电路是来对“时、分、秒”显示数字进行校对调整。 关键词:计数器、显示器、校时电路、整点报时电路、振荡器 目??????录 ………………………………………………3 第二章、设计的目的和意义…………………………………………4 第三章、设计原理…………………………………………………5 第四章、详细设计及实验步骤……………………………………6 第五章、设计结果与分析…………………………………………15 第六章、心得体会…………………………………………………16 第七章、参考文献…………………………………………………17 数字式电子钟的设计 第一章、设计任务书 姓 名: 院 (系): 专 业: 班 级: 任务起至日期: 课程设计题目: 多功能数字电子钟的设计 课程设计要求:1.数字形式显示时、分、秒,在分和秒之间显示“:”,并按1次/秒的速度闪烁; 2.每日以24小时为一个记时周期; 3.有校时功能,能够在任何时刻对电子钟进行方便的校正; 4.电源:220V/50Hz的工频交流电供电; 5.按照以上技术要求设计电路,绘制电路图,对设计的电路用Multisim进行仿真,用万板焊接元器件,制作电路,完成调试、测试,撰写设计报告。 发挥部分: 整点时刻通过扬声器给出提示,该时钟系统还具有功耗小、成本低的特点,具有很强的实用性。稳定直流源设计的一般思路是让输入电压先通过电压变压器,再通过整流网络,然后经过滤波网络最后经过稳压网络。我们可以采用以桥式整理电路实现整流的目的,以大电容作为滤波电路,然后接负载。 图 2 电源设计图 Ⅰ、 秒脉冲信号发生器 石英谐振器简称为晶振,它是利用具有压电效应的石英晶体片制成的。这种石英晶体薄片受到外加交变电场的作用时会产生机械振动,当交变电场的频率与田英晶体的固有频率相同时,振动便变得很强烈,这就是晶体谐振特性的反应。利用这种特性,就可以用石英谐振器取代LC(线圈和电容)谐振回路、滤波器等。由于石英谐振器具有体积小、重量轻、可靠性高、频率稳定度高等优点, 图3 秒 脉 冲 信 号 发 生 器 Ⅱ、 秒、分、时计时器电路设计 秒、分计数器为60进制计数器,小时计数器为24进制计数器。实现这两种模数的计数器采用中规模集成计数器74LS160构成。 60进制计数器 由74LS160构成的60进制计数器,将一片74LS160设计成10进制加法计数器,另一片设置6进制加法计数器。两片74LS160按反馈清零法串接而成。秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为分计数器的输入脉冲CP。下图电路即可作为秒计数器,也可作为分计数器。 图4 60 进 制 计 数 器 24进制计数器 由两片74LS160构成二十四进制计数器,首先将两片74LS160以并行进位方式连接成一百进制计数计。当计数器从全零状态开

您可能关注的文档

文档评论(0)

我的文档 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档