高速低功耗比较研究.pdf

高速低功耗比较研究

中文摘要 中文摘要 摘要:随着电子及通信技术的发展,如今的混合信号集成电路设计的方向主 要集中在片上系统(SoC)的设计。混合信号SoC主要是将模拟电路模块、数字 电路模块及存储器等集成于一个芯片之上,在无线通信、数字通信及手机芯片中 得到广泛的应用。在混合信号SoC中,有些电路模块是处理模拟信号的,同时, 也有部分模块是处理数字信号的,这就要求两种信号之问必须能够进行转换。因 模拟和数字模块的接口,已经成为了SoC设计中专注的焦点。 最重要的模块,其性能指标直接影响着ADC的整体性能。通常情况下,比较器的 性能指标主要包括速度、精度、功耗、失调电压、工作电压等。但是,不同结构 的ADC,对比较器要求是不同的。比如,SARADC的主要特点是速度低,其对 比较器的要求是高精度,而不是高速度;Flash ADC的特点是高速度、功耗大, 那么,FlashADC中的比较器一定要满足高速度、低功耗等等。 本文主要对F1ash ADc中的高速低功耗比较器进行分析和设计,完成了前置 放大器、锁存比较器及输出缓冲级

文档评论(0)

1亿VIP精品文档

相关文档