一种高速低功耗平面编码器的研究与设计.pdfVIP

  • 4
  • 0
  • 约6.56万字
  • 约 65页
  • 2015-12-23 发布于四川
  • 举报

一种高速低功耗平面编码器的研究与设计.pdf

一种高速低功耗平面编码器的研究与设计

摘要 图像压缩编码技术对图像处理中大量数据的存储和传输至关重要,传统静态 图像压缩技术,如著名的JPEG标准,在现代新的应用背景下已不能满足厂家以 及用户的要求。最新静态图像压缩标准JPEG2000采用小波变换(DWT)和优 化截断嵌入式块编码(EBcoT),在编码效率和压缩图像质量上均远优于JPEG 等传统算法,并克服了“大图像方块效应”等一系列JPEG所难以攻破的图像压 缩难题,今后必将在静态图像压缩领域占据主导地位。 在JPEG2000压缩系统中,位平面编码对于滤除帧间冗余信息发挥着巨大的 作用,其运算量大概占到整个系统运算的70%以上,必须用专用的硬件实现,而 面积和编码效率是位平面编码器ASIC实现方案中两个重要的指标,针对二者综 合考虑,本文设计了一种基于“跳跃扫描机制”的通道串行位平面编码器,即在 扫描通道之间仍采用显著性通道一幅度细化通道一清扫通道的扫描顺序,而在单 个通道的扫描编码过程中,加入了跳跃扫描,即在编码之前进行编码预判,跳过 那些不属于本通道的编码系数,从而大大的节省了编码时间。 设计验证是FPGA验证平台下进行的,与传统的串行扫描机制相比,本文所 设计的编码器将总的编码时间缩减到原来的44%左右,而硬件开销仅仅增加了 6.6%。即通过增加少

文档评论(0)

1亿VIP精品文档

相关文档