数字电路基础 第5章新.pptVIP

  • 8
  • 0
  • 约4.48千字
  • 约 44页
  • 2015-12-24 发布于广东
  • 举报
5.3 寄存器 第5章 时序逻辑电路 5.3.2 位移寄存器 移位寄存器时序图: 5.3.3 移位寄存器构成的移位型计数器 一、环形计数器 5.3 寄存器 第5章 时序逻辑电路 一、环形计数器 逻辑电路 状态转换图 5.3 寄存器 第5章 时序逻辑电路 二、扭环形计数器 74LS194构成扭环形计数器逻辑电路 74LS194构成扭环形计数器状态转换图 为了增加有效计数状态,扩大计数器的模,可用扭环形计数器。扭环形计数器的实现非常简单,只需将移位寄存器的末级输出反相后接到串行输入端即可。 5.4 时序逻辑电路设计 第5章 时序逻辑电路 一、同步时序逻辑电路设计的一般步骤 5.4.1 同步时序逻辑电路的设计 (1)建立原始状态图或状态转换表 (2)状态化简 (3)状态分配 (4)选定触发器类型,求出电路的驱动方程、状态方程和输出方程 (5)检查自启动能力 (6)根据输出方程和驱动方程画出逻辑电路。 5.4 时序逻辑电路设计 第5章 时序逻辑电路 二、同步时序逻辑电路设计举例 1. 原始状态图 【例】设计一个带有进位的同步七进制加法计数器。 2. 状态化简:同步七进制计数器的7个状态无须化简。 3. 状态转换图 5.4 时序逻辑电路设计 第5章 时序逻辑电路 4. 状态转换表 5. 检查自启能力并画出逻辑电路图 5.4 时序逻辑电路设计 第5章 时序逻辑电路 5.4. 2 状态转换表 异步时序逻辑电路的设计方法与同步时序逻辑电路的设计方法相似,唯一不同的是异步时序逻辑电路的各个触发器不是同时动作的,所以还需要考虑各个触发器的时钟信号的选定。 【例】设计一个七进制异步加法计数器,并要求电路能够自启动。 1. 状态转换表 5.4 时序逻辑电路设计 第5章 时序逻辑电路 5.4. 2 状态转换表 2. 选择触发器的类型和各个触发器的时钟信号 3. 求各触发器的驱动方程和进位输出方程 Y = Q2nQ1n 5.4 时序逻辑电路设计 第5章 时序逻辑电路 4. 检查自启动能力 5. 画出逻辑电路图 完整的状态转换图: 本章小结 第5章 时序逻辑电路 时序逻辑电路在任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路的原来状态有关。因此,时序逻辑电路中必须含有具有记忆能力的存储器件,触发器是最常用的存储器件。 描述时序逻辑电路逻辑功能的方法有状态转换真值表、状态转换图和时序图等。 时序逻辑电路的分析方法一般为:逻辑图→时序方程、驱动方程、输出方程→状态方程→状态转换真值表→状态图和时序图→逻辑功能。 寄存器也是一种常用的时序逻辑器件。寄存器分为数码寄存器和移位寄存器两种,移位寄存器又分为单向移位寄存器和双向移位寄存器。集成移位寄存器使用方便、功能全、输入和输出灵活。用移位寄存器可实现数据的串行-并行转换、组成环形计数器、扭环形计数器、顺序脉冲发生器等。 计数器是一种简单又常用的时序逻辑器件。它们在计算机和其他数字系统中起着非常重要的作用。计数器不仅用于统计输入时钟的个数,还能用于分频、定时、产生节拍脉冲等。 习 题 第5章 时序逻辑电路 习 题 第5章 时序逻辑电路 习 题 第5章 时序逻辑电路 在线教务辅导网: 更多课程配套课件资源请访问在线教务辅导网 * * * * 第5章 时序逻辑电路 5.1 时序逻辑电路分析 5.2 计数器 5.3 寄存器 5.4 时序逻辑电路设计 本章小结 习题 在数字电路中,凡是任一时刻的稳定输出不仅决定于该时刻的输入,而且还和电路原来的状态有关,都叫做时序逻辑电路,简称时序电路。 时序电路必然 具有记忆功能,因 而组成时序电路的 基本单元是触发器。 5.1 时序逻辑电路分析 5.1.1 时序逻辑电路的结构 第5章 时序逻辑电路 输出方程: 驱动方程: 状态方程: 同步时序电路:存储单元状态的变化同时发生。 异步时序电路:存储单元状态不是同时发生。 米利型:输出信号不仅取决于存储电路的状态,而且还 取决于输入变量。 穆尔型:输出信号仅仅取决于存储电路的状态。 第5章 时序逻辑电路 5.1 时序逻辑电路分析 5.1 时序逻辑电路分析 5.1.2 时序逻辑电路的描述方法 第5章 时序逻辑电路 逻辑方程式 状态转换图 状态表 时序图 5.1 时序逻辑电路分析 5.1.3 时序逻辑电路分析 第5章 时序逻辑电路 ①从给定的逻辑图中,写出每个触发器的驱动方程。 ②求状态方程。 ③列出完整的状态表。 ④画出状态装换图和时序图。 ⑤用文字描述时序电路的逻辑功能。 一、时序逻辑电路分析的

文档评论(0)

1亿VIP精品文档

相关文档