課程介紹.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
課程介紹.ppt

長庚大學電機系 1-* 邏 輯 設 計 Logic Design 林心宇 長庚大學電機工程學系 2015秋 長庚大學電機系 1-* 教 師 資 料 教師:林心宇 Office: 工學大樓六樓 Telephone: Ext. 3221 E-mail: shinylin@.tw Office Hours: 2:00 – 4:00 pm, Wednesday 長庚大學電機系 1-* 助 教 資 料 助教:碩研一李宗祐 Office Room: 工學大樓 地下一樓, B110 Telephone: Ext. 3218 E-mail: elvs9712104@ Office Hour: 7:00 – 10:00 pm, Wednesday 長庚大學電機系 1-* 教 科 書 Textbook: Charles H. Roth, Jr. and Larry L. Kinney, Fundamentals of Logic Design, 7th ed., Cengage Learning, 2014. 長庚大學電機系 1-* Importance of Logic Design Logic design is the basis of electronic systems such as computers and cell phones. Logic design is foundational to the field of electrical engineering and computer engineering Logic design is used to develop hardware such as circuit boards and microchip processors 長庚大學電機系 1-* 課程目標 學習Boolean algebra 、各種邏輯設計元件、組合電路設計、選擇器、解碼器、可程式邏輯元件、各種記憶元件、程序電路設計以及數學運算器設計。 長庚大學電機系 1-* 課 程 簡 介 Unit 1: Introduction-Number systems and conversion Unit 2: Boolean algebra Unit 3: Boolean algebra (continued) Unit 4: Applications of Boolean algebra Unit 5: Karnaugh maps Unit 6: Quine-McCluskey method Unit 7: Multi-level gate circuits-NAND and NOR gates Unit 8: Combinational circuit design and simulation using gates 長庚大學電機系 1-* 課 程 簡 介 Unit 9: Multiplexers, decoders and programmable logic devices Unit 10: Introduction to VHDL Unit 11: Latches and flip-flops Unit 12: Registers and counters Unit 13: Analysis of clocked sequential circuits Unit 14: Derivation of state graphs and tables Unit 15: Reduction of state tables Unit 16: Sequential circuit design 長庚大學電機系 1-* 課 程 簡 介 Unit 17: VHDL for sequential logic Unit 18: Circuits for arithmetic operations 長庚大學電機系 1-* 評 量 標 準 作業 (10%) 隨堂小考(20%) 正式考試 2 次 (各35%) 若缺席任何考試,除非事先申請事假,或事後出示醫院診斷證明病假,否則皆以零分計算。 作業遲交,成績以1/2計算。答案公佈後才交,以零分計算。 每次作業繳交及小考後,助教將公佈缺交及缺考名單於網頁上,若有疑問,請立即反應,作業及考卷發放後將不受理。 長庚大學電機系 1-* 核 心 能 力 對 應 應用數學、科學及工程知識之能力 具備電機基礎理論與實驗能力 具備通訊、系統與晶片設計等領域之專業知識及技術能力 具備邏輯分析、程式設計與訊號處理能力 具備工

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档