深亚微米CMOS高速分接器的设计.pdf

涤亚微米CMOS高速分接器设计 摘要 分接器是光纤传输接口链路的关键电路之一。丑前在同步数字体系的规范下,分接器的 Si)或BiCMOS 工作速率一般都在Gb/s级别。过去一般采用砷化镓(GaAs)、双极性硅(Bipolar 等工艺实现高速的分接器芯片。近年来,随着CMOS工艺的不断进步,已经可以实现Gb/s 速率的电路。本文给出用设计的1:4分接器集成电路,对CMOS高速数字集成电路设计作初 步探讨。 分接器有三种结构:串行、并行和树型。本文设计的高述1:4分接器采J=|j树型结构,用 差分的源极耦合场效应管逻辑电路实现。 实验芯片的测试结0259inCMOS果表明,分接器可以j二作在10Gb/s。采用3.3V电源, 功耗在常温下低于O7W。 此外本文还介绍了光纤通信传输系统的组成,无生产线集成电路设计技术,以及一个用 O.1 8um标准CMOS工艺实现的高速分频器设计。 关键词 D触发器,源极耦合场效应管逻辑电路,无生产线集成电路设计 第

文档评论(0)

1亿VIP精品文档

相关文档