- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
重庆大学研究生专业实验教学
实验报告书
实验课程名称: 超大规模集成电路与应用 实验指导教师: 学 院: 通信工程学院 专业及类别: 学术 学 号: 姓 名: 实验日期: 成 绩:
一、实验目的
1. 正确掌握Quartus II的使用方法、Quartus II环境中的使用技巧;
2.应用Quartus II SOPC开发工具SOPC Builder进行基于FPGA的嵌入式系统的硬件设计;
3.应用Quartus II的软件开发工具Nios II IDE进行基于FPGA的嵌入式系统的软件设计;
4.应用C语言完成电子钟的程序的设计。
5.掌握在NiosII IDE环境下进行软件仿真调试的方法。
6.掌握在Nios开发板硬件上进行软件调试的方法。
二、实验仪器设备
装有Quartus II和Nios II IDE软件的PC机、JTAG下载线和DE2开发板(如图1所示)。
图1 DE2开发板
三、实验原理
1、硬件部分:通过SOPC Builder 搭建硬件平台,主要是在SOPC Builder中添加必要的组件和IP核。在顶层原理图中,对SOPC系统和其他的功能模块进行实例化,并结合一些具体的外设(如按键、拨码开关、显示设备,等)构建一个完整的硬件平台。
2、程序部分:在Nios II IDE中用c语言编写实现电子钟的程序以实现计时功能。主要步骤是:初始化按键,定时器,以及当前时间和日期等等,然后按4个按键,按按键就会调用中断,cpu会读取按键值,然后根据不同的按键值修改相应的目标参数(如年月日时分秒等)。然后实现整点报时功能,当时间出现整点的时候,所有led灯点亮,过了整点led灯熄灭。
四、实验内容
1、创建Quartus II工程,使用SOPC Builder工具构建一个SOPC系统,系统包含Nios II CPU、定时器、Flash、sram接口、sdram接口、JTAG串口、LCD、Button、LED、七段显示(8位)外围设备(如图2所示)。
图2 SOPC Builder所搭建的SOPC系统
2、搭建好sopc系统之后,点击generate生成顶层模块,将构建的顶层模块添加到Quartus II顶层图中,然后完成各功能模块的连接和管脚分配(如图3所示)。在Quartus II下编译、综合,并将生成的.sof文件下载到DE2板的FPGA中,构建好嵌入式系统的硬件部分。
图3 自定义SOPC的bdf图
3、在Nios II的IDE集成开发环境下完成模板程序“HELLO WORLD”的运行与调试,验证硬件部分是符合要求,包括指令集仿真运行和调试,硬件运行和调试。Nios II IDE包含一个功能强大的软件调试器-GDB,它包含的基本调试功能有:运行控制,调用堆栈查看,软件断点,反汇编代码查看,调试信息查看,指令集仿真器等。右键单击C/C++Projects中要调试的项目,选择Debug As→Nios?ⅡInstruction Set Simulator选项(如图4所示),进入调试界面。
图4 在硬件中运行成功HELLO WORLD程序
4、在已构建好的嵌入式系统中通过C语言的编程实现一个功能完备的电子钟系统。其主要功能包括:
在控制平台上显示时间、日期、状态提示。
在液晶屏上显示时间、日期、状态提示。
在8位七段显示器上显示时间、日期。
对时间、日期、星期等能够进行设置。
进行整点报时功能。
五、实验结果
图5 控制台显示
图6在液晶屏及数码管上显示时间
图7在液晶屏及数码管上显示日期
图8 整点报时功能
六、数据处理及结果分析
通过对编译报告的分析可以知道,该电子钟占用的FPGA硬件资源量较少,总的逻辑单元占用量仅为11%。这对系统的升级是有很大好处的,根据用户需要可以在以后对系统添加一些新的功能(如秒表、定时器等),使系统功能更加丰富。通过该实验,基于NIOS II的电子钟实现的功能有:
1、在控制平台上显示时间、日期、状态提示。
2、在液晶屏上显示时间、日期、状态提示。
3、在8位七段数码管上显示时间、日期(包括闹铃设置时的时间)。
4、对时间、日期、星期等能够进行设置。其中时间的设置可以精确到时、分。
5、进行整点报时功能(采用DE2开发板上的LEDG[0..8]的闪烁模拟整点报时)。
七、实验小结
通过本次实验,理解并掌握了Quartus II的使用方法,并熟练应用Quartus II SOPC开发工具SOPC Builder进行基于FPGA的嵌入式系统的硬件设计。在完成了电子钟实验规定的基本任务之后,还在该基础上实现了一些其他的功能,比如:显示星期、整点报时、闹钟设置(当到达所设置时间时,以LED灯闪烁的方式进行提示,模拟闹钟和
您可能关注的文档
最近下载
- 刑事审判参考2001年第7辑(总第18辑).pdf VIP
- 刑事审判参考2001年第4辑(总第15辑).pdf VIP
- GB/T 18998.5-2022工业用氯化聚氯乙烯(PVC-C)管道系统 第5部分:系统适用性.pdf
- 刑事审判参考2001年第8辑.总第19辑.pdf VIP
- 急诊危重症护理新进展题库答案-2025年华医网继续教育答案.docx VIP
- 《共圆中国梦》教学设计 统编版道德与法治九年级上册.pdf
- 新解读《DL_T 2765—2024输变电工程逻辑模型规范》最新解读.docx VIP
- 2025年锅炉水处理作业G3证理论考试笔试试题(400题)含答案.docx VIP
- 刑事审判参考2001年第9辑.总第20辑.pdf VIP
- 房地产开发重要节点及流程.pptx VIP
文档评论(0)