- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA论文
题 目 基于Verilog的数字钟设计
学 院 通信与电子工程学院
专业班级 通信017班
学生姓名 大彬哥
指导教师 大力会
2013年月 日
摘要关键词:Abstract
The design for a multi-functional digital clock, with a year, month, day, hours, minutes and seconds count display to a 24-hour cycle count; have proof functions and the whole point timekeeping function.The use of EDA design technology, hardware-description language VHDL description logic means for the system design documents, in MaxplusII tools environment, a top-down design, by the various modules together build a FPGA-based digital clock. The main system chips used EP2C8Q8208, make up of the clock module, control module, time module, data decoding module, display and broadcast module. After compiling the design and simulation procedures, the programmable logic device to download verification, the system can complete the year, month, day and the hours, minutes and seconds respectively, using keys to modify, cleared , start and stop the digital clock.
Keywords: digital clock; hardware description language; Verilog HDL
目 录
摘 要 I
Abstract II
第一章 绪论 1
1.1 概述 1
1.2 FPGA发展现状 1
1.3 本文研究的意义 2
1.4 课题研究的内容 2
第二章 字时钟的基本理论 3
2.1 主程序结构和流程 3
2.2 设计原理 4
2.2.1 原理图介绍 4
2.2.2 Atium Designer6.9介绍 4
2.2.3 Verilog HDL介绍 5
2.2.4 分析计算 6
第三章 数字时钟的软件设计 6
3.1 开发软件介绍 6
3.2代码生成BDF图 6
第四章 单元电路设计 8
4.1 分频代码设计 8
4.2 毫秒代码设计 8
4.3 秒代码设计 9
4.4 分代码设计 9
4.5 复位代码设计 10
4.6键盘代码设计 10
4.7 数码管显示代码设计 10
4.7.1 数码管位码设计 10
4.7.2数码管段码设计 11
结论 12
参考文献 13
附录1 14
附录2 19
致谢 21
第绪论
1.1 概述
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电SIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。目前以硬件描述语言(Verilog 或 VHDL)所完成的电路设计,可以经过简单的综合与布局,快速的烧录至FPGA 上进行测试,是现代 IC 设计验证的技术主流。这些可编辑元件可被用来实现一些基本的逻辑门电路(比如AND、OR、XOR、NOT)或者更复杂一些的组合功能比如解码器或数学方程式。在大多数的FPGA里面,这些可编辑的元件里也包含记忆元件例如触发器(Flip-flop)或者其他更加完整的记忆块。FPGA一般来说比ASIC(专用集成芯片)的速度要慢,无法完成复杂的设计,
您可能关注的文档
- 本科毕设】基于VB的学生公选课选课系统的设计与开发.doc
- 本科毕设】基于VHDL汉明码编译码器的设计与研究毕业论文.doc
- 本科毕设】基于Vmware的第三代虚拟Honeynet部署以及攻击实例分析的设计与研究.doc
- 本科毕设】基于VS技术的图像锐化处理.doc
- 本科毕设】基于VS技术的图像锐化处理毕业设计.doc
- 本科毕设】基于web的java语言学习平台的开发与研究.doc
- 本科毕设】基于Web的分布式工作流模型的应用的设计与研究.doc
- 本科毕设】基于Web的个人博客的设计与开发.doc
- 本科毕设】基于WEB的济南大学教务处文件管理系统的设计与实现.doc
- 本科毕设】基于WEB的酒店前台管理信息系统设计的开发与实现.doc
- 本科毕设基于VHDL的电梯控制系统的设计与开发.doc
- 本科毕设基于VHDL的数字是竞赛抢答器的设计与开发.doc
- 本科毕设基于VHDL汉明码编译码器的设计与研究毕业论文(整理版).doc
- 本科毕设基于VHDL密码锁的设计与研究(整理版).doc
- 本科毕设基于VHDL密码锁的设计与研究.doc
- 本科毕设基于Visual C++的聊天室的设计与开发.doc
- 本科毕设基于Vmware的第三代虚拟Honeynet部署以及攻击实例分析的设计与研究(整理版).doc
- 本科毕设基于WCF的即时通讯软件的设计与开发.doc
- 本科毕设基于Web 20的网页设计文献翻译.doc
- 本科毕设基于WEB+SQL校友录的设计与实现.doc
最近下载
- 04重载交通水泥路面设计.doc
- 年产12万吨苯乙烯精制工艺设计.docx
- 电工基础知识(全面)课件课件(完整版)160页.pptx VIP
- 装配式建筑在装配式港口码头中的应用与优化,2025年行业展望报告.docx
- 《新媒体文案创作与传播(第2版微课版)》全套教学课件.pptx
- 课题申报参考:中华优秀传统家文化融入大学生积极心理品质培育路径研究.docx VIP
- 2024年中国第三方支付行业研究报告.pdf
- 水产动物疾病学3免疫学.ppt
- 课题申报参考:中华优秀传统医德文化融入医药院校“思想道德与法治”课教学研究.docx VIP
- (高清版)DB32∕T 5040-2025 家用电梯智能化要求及验收规范.pdf VIP
原创力文档


文档评论(0)