是德科技利用相位噪声测量表征时钟抖动来加速设计验证过程-keysight.pdfVIP

  • 51
  • 0
  • 约1.43万字
  • 约 9页
  • 2016-01-20 发布于天津
  • 举报

是德科技利用相位噪声测量表征时钟抖动来加速设计验证过程-keysight.pdf

是德科技 利用相位噪声测量表征时钟 抖动来加速设计验证过程 白皮书 简介 随着数据速率的提高,时钟抖动分析的需求也在与日俱增。在高速 串行数据链路中,时钟抖动会影响发射机、传输线和接收机的数据 抖动。时钟质量保证的测量方法也在不断发展。目前的重点是针对 比特误码率(BER) 建立时钟性能和系统性能之间的直接联系。 该白皮书将探讨参考时钟的作用和时钟抖动对数据抖动的影响, 并讨论一种使用Keysight E5001A 精确时钟抖动分析应用软件( 可 在E5052B 信号源分析仪(SSA) 上运行) 的全新测量技术。该测量 技术提供了前所未有的测量精度,可测量随机抖动(RJ) 并对随机 抖动和周期抖动(PJ) 分量进行实时抖动频谱分析,以提升您的设 计质量。 白皮书还探讨了解决方案的实时测量功能,此功能可加快设计验 证过程。 03 | Keysight | 利用相位噪声测量表征时钟抖动来加速设计验证过程- 白皮书 参考

文档评论(0)

1亿VIP精品文档

相关文档