基于AVR单片机的电子计时器软硬件设计创新.docVIP

  • 4
  • 0
  • 约1.48万字
  • 约 39页
  • 2016-02-25 发布于湖北
  • 举报

基于AVR单片机的电子计时器软硬件设计创新.doc

基于AVR单片机的电子计时器软硬件设计创新.doc

三 江 学 院 本科生毕业设计(论文) 题 目 基于AVR单片机的电子计时器软硬件设计 电子信息学院 院(系) 电子通信工程 专业 学生姓名 学号 指导教师 职称 指导教师工作单位 三江学院 起讫日期 3月1日—6月3日 摘 要 在电子计时器的系统中,AVR单片机最小系统以及少量的外围电路是最基本的电路系统,外围电路有比如显示模块。此次的任务设计所用到的芯片主要是mega16芯片,是以其为核心而设计出来的。通过AVR单片机的I/O口控制外围电路。整个系统由复位模块、按键模块、数码管模块,蜂鸣器模块4个模块组成。 本设计从avr单片机IO口的使用方法为切入点,ATmega16的内部,从而确定出内部的机器周期。再通过对内部中断程序的设置来设计出程序,即设计出了电子的核心。①功耗较低以及运行性能较高的8位微处理器系统。 ②先进的精简指令集RISC结构。 ?精简指令集包含了118条指令,很大一部分是单指令周期。 ?工作在16MHz时具有16MIPS的性能。 ?硬件乘法器只需两个时钟周期。 ③非易失性程序以及数据存储器 ?在线可编程Flash存储器容量达到了16KB,可擦写的次数在10000次以

文档评论(0)

1亿VIP精品文档

相关文档