低功耗有限状态的综合与优化研究.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
低功耗有限状态的综合与优化研究

摘要 低功耗设计技术是当今VLSl产业的一项关键技术。VLSI系统中大部分是 来模拟。因此对低功耗有限状态机的综合与优化的研究有着重要意义。论文详细 讨论了低功耗有限状态机综合与优化中的符号逻辑和一些典型方法。首先,在分 析二值的移位计数器的设计方法的基础上,利用多值电路的高信息密度,提出了 三值移位计数器的设计,运用该方法可以设计任意状态的三值移位计数器,并且 通过选择最佳设计方案使控制逻辑电路最简。接着,从消除时钟信号冗余跳变而 致的无效功耗的要求出发,提出双边沿移位寄存器的设计思想。该移位寄存器的 功能已用PSPICE程序模拟验证。使用该移位寄存器设计双边沿移位计数器的实 例被演示。对模拟所得数据的计算结果表明,与实现相同功能的单边沿移位寄存 器相比,由于工作频率减半,双边沿移位寄存器的功耗有明显降低。最后,对于 状态数较大的有限状态机,我们建立有限状态机的基本模型,运用状态分配来优 化有限状态机的面积和功耗。引入了以优化面积和功耗为目的的价值函数,并把 有限状态机的开关活动性和它的功耗联系在一起。同时介绍了遗传算法(Genetic Algorithms,简称GAs)作为优化算法在搜索低功耗的状态分配中的应用。 Abstract ale Low essentialfor VLSI of designtechniques power today’S industry.Most cala are circuitsbe VLSIcircuits circuits,Sequentialsimulated sequential by symbolic itis tO some FiniteState do researchonthe Machine(FSM).Soimportant Synthesis and LowPowerFSM.This of dissertation the CIptimization detailedly investigate for andsome low FSM and typical symboliclogic techniques synthesis powerlogic onthe the of methodoftWO—valuedshift optimization.First,based design analysis

文档评论(0)

jiuqie957379 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档