高清视频解码芯中sdram存储器接口的设计与优化.pdf

高清视频解码芯中sdram存储器接口的设计与优化.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
高清视频解码芯中sdram存储器接口的设计与优化

高清视频解码芯片中SDRAM存储器接口的设计与优化 摘要 随着数字音视频产业的发展和音视频编解码技术的进步,对视频解码器硬 件设计的要求越来越高。解码过程中大量的中间数据是靠存储器来处理的, SDRAM的固有性质以及高清视频解码中庞大的数据量,决定了要实现高清实 时解码必须最大限度的提高SDRAM的数据访问效率,这就要求设计一种可行 并且高效的SDRAM控制方案。 本论文根据AVS和H.264高清视频解码的特点,结合动态存储器的特性, 对高清视频解码系统中存储器的调度优化进行了分析,并通过中科院研究项目 “风芯”系列芯片的设计,详细介绍了视频解码芯片的设计过程。通过采用内 存图像地址的重映射、各个模块向存储器请求的访问次序的协调优化、读写次 序的适当协调、用状态预测的方式进行高效的多管道协调控制以及消除空闲状 态周期等多个方法,分别针对SDR SDRAM和DDRSDRAM,设计了多bank 协调操作的存储器接口模块。 经验证,本论文设计的存储器接口模块的数据通讯效率完全满足AVS及 H.264高清视频解码需要,在解码过程中能达到80%以上的数据通讯率。该设 计也可用于其他对存储器效率要求较高的场合。 SDRAM 关键词: 存储器接13 视频解码 地址映射 状态预测 of Interfacein and SDRAM DesignOptimizationMemory VideoDecoder High—Definition Abstract of audioandvideo andthe of Withthe digital industry progress development becomes codee hardwareofvideodecoder audioandvideo design technology,the to a of dataswith more need lot temporary complex.Thedecodingsystem exchange ofSDRAMandthe of the ofthecharacter datas, memory。Because hugequantity mustbereducedforthe theSDRAMbandwidth high—de蠡nilio毽real-timedecoding, efficientSDRAMinterfaceneedstobe SOaviableand designed. tothecharacterofAVSandH.264 videodecoder According high-

文档评论(0)

jiuqie957379 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档