- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理课程设计 实验四 存储器读/写实验 一、实验目的 掌握主存储器的构成和工作特性 掌握读和写主存储器的方法 实验题目: 依次向三个存储器单元(01H、02H、03H)中分别写入数据(81H、6EH、2CH)。思考:把地址和数据写入存储器的操作有什么不同,为什么? 二、相关单元 存储器单元(MEM UNIT)、 地址单元(ADDRESS UNIT)、 输入/输出单元(INPUT/OUTPUT DEVICE) 、 手动单元(MANUAL UNIT) 。 1、存储器单元(MEM UNIT) 模型机的存储器部件由一片6116(2K×8位)静态RAM芯片实现。 6116芯片共有11根地址线、8根数据线 实验仪只使用了8根地址线、8根数据线 其余地址线及18号引脚CS# 都接地。 读存储器的操作时序图 写存储器的操作时序图 2、OUTPUT DEVICE 输出部分完成显示输出数据的功能。 由一片74LS374、一片74LS240驱动芯片、8位数据插座、两个信号插座组成。 当I/O-W# 信号有效时,且Ai=0时,将数据线上的数据送发光管显示。 3、地址单元(ADDRESS UNIT) 由AR、PC、8位地址显示灯构成 。 AR(8位)由一片74LS273构成,其输入端由排针短路器将总线单元(BUS UNIT)的D7-D0输入到AR,输出端接至排针A7-A0,并在输出端接有8位地址显示灯A7-A0。 AR的打入脉冲由控制信号B-AR控制。 四、实验接线 五、存储器实验的操作流程 实验五 总线数据传送控制实验 一、实验目的 理解总线的概念、作用和特性 掌握用总线控制数据传送的方法 实验题目: 1、输入数据94H,放入寄存器R0中。 2、将R0中的数据带进位循环左移一位,结果在输出单元发光管上显示,同时观察进位标志位CY的值。 3、将R0中的数据循环右移一位,结果在输出单元的发光管上显示,同时观察进位标志位CY的值。 二、相关单元 寄存器单元(REG UNIT)、 时序电路单元(CLOCK UNIT)、 手动单元(MANUAL UNIT)、 运算器单元(ALU UNIT)、 输入/输出单元(OUTPUT/INPUT DEVICE) 74LS374 为8上升沿D-型触发器芯片 ,只有当CP输入由“0”到“1”的正跳变瞬间才接受数据(D)的输入,三态输出,低阻抗,内部具有8个D型触发器,能并行输入数据。 OE#0、 OE#1、OE#2、OE#3由信号R0-B# 、R1-B# 、R2-B#、R3-B# 来控制。 例如: 要将总线的数据存入寄存器R1,需给出一个脉冲B-R1。 如要将R1寄存器的数据输出到总线,则R1-B# 需为低电平。 综合实验 手动执行下面指令 1、mov1 [01H],10H;将数据10H存入01H单元 2、mov1 [02H],20H;将数据20H存入02H单元 3、mov2 R0,[01H];将01H单元中的数据取出到R0 4、add R0,[02H];将02H单元中的数据和R0 中的数据相加,将结果存入R0。 5、out R0,[00H];将R0 中的数据输出到输出单元。 * * * * 存储器和总线实验 存储器部件的结构图: 存储器的地址由AR通过地址总线提供。 WE#是存储器的写控制信号,由M-W#信号控制,该信号低电平有效。 OE#是6116的读控制信号,由M-R#信号控制。该信号低电平有效。 CLK = I/O-W# + Ai I/O-W# =0,Ai=0 I/O-W# =1,Ai=0 打入数据在发光二极管上显示 三、存储器读/写实验原理图 Reg Unit 寄存器单元由4片74LS374组成R0、R1、R2、R3 四个寄存器,其中R2为SI变址寄存器,R3为SP寄存器。 每个寄存器均有一个时钟脉冲CLK(即打入寄存器信号)和一个输出允许信号OE#。 引出端符号:D0~D7 :数据输入端OE :三态允许控制端(低电平有效)CP: 时钟输入端O0~O7 :输出端 374 的输出端 O0~O7 可直接与总线相连。 当三态允许控制端 OE 为低电平时,O0~O7 为正常逻辑状态,可用来驱动负载或总线。 当 OE 为高电平时,O0~O7 呈高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。当时钟端 CP 脉冲上升沿的作用下,O 随数据 D 而变。 三、总线实验原理图 四、总线实验的操作流程 *
文档评论(0)