合肥学院数字逻辑第七章资料.ppt

第七章 中规模通用集成电路及其应用 所以,在提供输入Ai、Bi和C0之后,可以同时产生C1~C4。 通常将根据Pi、Gi和C0形成C1~C4的逻辑电路称为先行进位发生器 7.1.2 编码器和译码器 (一) 二进制译码器 (二) 二-十进制译码器 (三) 七段显示译码器 以四选一数据选择器为例。 (2)四选一数据选择器的功能表 2 八选一数据选择器74LS151 3 应用举例 7 . 2 . 1 集成计数器 7 . 2 . 2 集成寄存器 寄存器的应用 态序表 N QD QC QB QA 0 0 1 1 0 1 0 1 1 1 2 1 0 0 0 3 1 0 0 1 4 1 0 1 0 5 1 0 1 1 6 1 1 0 0 7 1 1 0 1 8 1 1 1 0 9 1 1 1 1 例1:用CT74193设计M=9 计数器 方法一:采用异步预置、加法计数 1、接成M16的计数器 QCC=0 0 1 1 0 0 1 1 0 方法二:采用异步预置、减法计数 态序表 N QDQCQBQA 0 1 0 0 1 1 1 0 0 0 2 0 1 1 1 3 0 1 1 0 4 0 1 0 1 5 0 1 0 0 6 0 0 1 1 7 0 0 1 0 8 0 0 0 1 9 0 0 0 0 QCB=0 1 0 0 1 1 0 0 1 例1:用CT74193设计M=9 计数器 1、接成M16的计数器 —— 连接成任意模M 的计数器 1、接成M16的计数器 2、接成M16的计数器 (二)、 CT74193功能扩展 四位二进制可逆计数器CT74193 例1:用CT74193设计M=147 计数器 方法一: 采用异步清零、加法计数 M = (147)10 =2 需要两片CT74193 2、接成M16的计数器 1 0 0 1 1 1 0 0 0 0 0 0 0 0 0 0 M = (147)10 =2 1 0 0 1 1 1 0 0 1 1 0 0 1 0 0 1 例1:用CT74193设计M=147 计数器 2、接成M16的计数器 方法二: 采用减法计数 异步预置 利用QCB端 输 入 输 出 CP R0(1)R0(2)Sg(1)Sg(2) QA QB QC QD Φ 1 1 0 Φ 0 0 0 0 1 1 Φ 0 0 0 0 0 Φ Φ 1 1 1 0 0 1 ↓ Φ 0 Φ 0 计 数 0 Φ 0 Φ 0 Φ Φ 0 Φ 0 0 Φ 异步计数器CT74290 二、集成异步计数器 异步计数器CT74290 (1) 触发器A:模2 CPA入QA出 (2) 触发器B、C、D:模5异步计数器 CPB 入QD ? QB出 CPA、CPB: 时钟输入端 R01、R02: 直接清零端 Sg1、Sg2 : 置9端 QD ? QA:高位?低位 (一)、 逻辑符号 1.直接清零:当R01=R02=1,Sg1、 Sg2有低电平时, 输出“0000”状态。与CP无关 2.置9:当Sg1= Sg2= 1 时, 输出 1001 状态 3.计数:当R01、R02及Sg1、Sg2有低电平时,且当有CP下降沿时,即可以实现计数 (二)、功能 异步计数器CT74290 在外部将QA和CPB连接 构成8421BCD码计数 CPA入QD ? QA出 在外部将Q

文档评论(0)

1亿VIP精品文档

相关文档