201320141数字系统设计实验指导书(beta).docVIP

  • 6
  • 0
  • 约8.6千字
  • 约 34页
  • 2016-03-03 发布于重庆
  • 举报

201320141数字系统设计实验指导书(beta).doc

201320141数字系统设计实验指导书(beta).doc

数字系统设计实验指导书 课程名称:数字系统设计 实验性质:设计性、验证性 指导教师:李明 面向对象:2011级电子信息工程所有学生 机电学院教学实验中心 电子信息综合实验室 实验一 bcd2seg译码器设计 【实验目的】 掌握CPLD/FPGA的开发软件Quartus II的使用流程; 熟悉DE2-115开发板的结构,并会使用板上的拨码开关和七段数码管。 【实验仪器】 PC机 1台 Quartus-II 软件 1套 DE2-115开发板 1套,板载usb-blaster下载线。 【实验原理】 使用altera公司的Quartus II软件可以在其公司的FPGA上实现各种任意数字逻辑的设计。ALTERA公司的QuartusII是Altera公司的第四代EDA集成开发环境,它操作方便、功能强大,提供了原理图输入和HDL语言输入功能,在环境中可以完成编译、查错、设计驱动信号、逻辑功能模拟、时序功能模拟、对FPGA/CPLD芯片编程以及SOPC的设计开发等功能。 【实验内容】 在DE2开发板上实现4位的二进制输入七段数码管显示的译码功能模块。 【实验步骤】 本实验中利用VerilogHDL在FPGA里面设计一个与门,请同学们按照以下步骤操作: 在e盘新建一个目录e:\fpga\experiment1,(如果此目录已经存在,则删除experiment1目录)用于存放本次

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档