数字电路第三章要点.pptVIP

  • 11
  • 0
  • 约 68页
  • 2016-03-03 发布于湖北
  • 举报
带缓冲级的CMOS与非门 A B AB A+B VDD A Y B 3.5.4 CMOS逻辑门 TP′ TN VDD A Y ≥1 TP EN CMOS三态门 TP′ TN′ TN VDD A Y 1 TP EN 3.5.4 CMOS逻辑门 CMOS三态门和CMOS漏极开路门 VDD A Y TG EN 1 VDD A RL 1 B VDD 3.5.4 CMOS逻辑门 CMOS逻辑门主要系列 CD4000系列(CD4000,MC14000等) 54HC/74HC系列(MC 54HC/74HC) 26 6 9 2~6 54HC/74HC系列 3 80 90 3~18 CC4000系列 最高工作频率(MHz) 边沿时间 (nS) 传输延迟 (nS) 电源电压 (V) 系 列 CMOS门性能 3.5.4 CMOS逻辑门 CMOS器件使用注意 1.器件存放、拿取、运输、装配、调试时应当采取必要的静电防护措施,输入端不允许悬空 2.电路加必要的过流保护 3.防止锁定效应(CMOS制作保护二极管时形成的寄生三极管,构成反馈电路使电流迅速增大到最大值,只能切断电源才能制止,称为锁定效应或可控硅效应) 3.5.4 CMOS逻辑门 VNH VNL 5 1.5 1.0 0.008 0.001 8 +5 高速CMOS 15 9.0 6.5 0.180 0.015 12 +15 VD

文档评论(0)

1亿VIP精品文档

相关文档