PCB模块化布局---时钟电路设计.pdfVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PCB 模块化布局系列之时钟电路设计 Edited by Kevin PCB 模块化布局时钟电路设计 在一个电路系统中,时钟是必不可少的一部分。时钟电路相当关键,在电路中的作用犹 如人的心脏的作用,如果电路系统的时钟出错了,系统就会发生紊乱,因此在PCB 中设计 一个好的时钟电路是非常必要的。 我们常用的时钟电路有:晶体、晶振、时钟分配器。有些IC 用的时钟可能是由主芯片 产生的,但追根溯源,还是由上述三者之一产生的。接下来结合具体实例,说明时钟电路布 局、布线的原则和注意事项。 晶体 PCB 中常用的晶体封装有:2 管脚的插件封装和SMD 封装、4 管脚的SMD 封装,常见 封装如下图: 2 管脚PTH 2 管脚SMD 封装 4 管脚SMD 封装 尽管晶体有不同的规格,但它们的基本电路设计是一致的,因此PCB 的布局、布线规 则也是通用的。基本的电路设计如下图: 从电路原理图中可以看出,电路由晶体+2 个电容组成,这两个电容分别为增益电容和 相位电容。 1 PCB 模块化布局系列之时钟电路设计 Edited by Kevin 晶体电路布局时,两个电容靠近晶体放置,布局效果图如下: 布线时,晶体的一对线要走成类差分的形式,线尽量短、且要加粗并进行包地处理,效 果如下图: 2 PCB 模块化布局系列之时钟电路设计 Edited by Kevin 上述的是最基本和最常见的晶体电路设计,也有一些变形设计,如加串阻、测试点等, 如下图,设计思路还是一致的: 结合上述,布局应注意: 1. 和IC 布在同一层面,这样可以少打孔; 2. 布局要紧凑,电容位于晶体和IC 之间,且靠近晶体放置,使时钟线到IC 尽量 短; 3. 对于有测试点的情况,尽量避免stub 或者是使stub 尽量短;

文档评论(0)

youyang99 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档