数字预失真关键技术-Part3-V5.pdfVIP

  • 11
  • 0
  • 约4.71万字
  • 约 83页
  • 2016-03-15 发布于安徽
  • 举报
第第三章章数字预失真电路设计及实现数字预失真电路设计及实现 第第一节节 基于基于FPGAFPGA电路的预失真电路设计电路的预失真电路设计 第二节 预失真器参数的实时提取及实现 第三节 基于ASIC 电路的数字预失真器设计及实现 1. Intersil数字预失真线性化解决方案介绍数字预失真线性化解决方案介绍 2. PMC-Sierra数字预失真线性化解决方案介绍 3. TI数字预失真线性化解决方案介绍 44. OptichronOptichron数字预失真线性化解决方案介绍数字预失真线性化解决方案介绍 第四节 非线性建模及预失真性能快速评估软件介绍 实施数字信号处理算法的DSP/FPGA平台 自适应数字基带预失真功率放大器框图 数字预失真器开发平台 • DSPDSP BoardBoard:: – Dual processors Tiger-Sharc TS201: – Core clock : 500MHz – Internal data memory: • FPGA: STRATIX EP1S80 – MMaxiimum cllockk ffrequency: 250250MHMHz – 2 DACs: 165 MSPS –– 22 ADCsADCs :: 125125 MSPSMSPS • DSP algorithms execution is shared between the FPGA for the high speed and real time part and the DSP for the complex and flflexiblible proceddures. DSP/FPGA Development Platform for Software Enabled Transceivers FPGAFPGA+DSPDSP RFRF frontfront-endend FPGA设计开发平台 硬件:Stratix II DSP 开发板 @ Altera EP2S60F1020 软件:Quartus II Version7.2 matlab 开发工具开发工具 • Quartus II – Robust, stable tool for block-based design – Includes everything you need to build SOPC designs – IIntterffaces tto allll lleadiding 33rdrd partty EDAEDA ttoolls • SOPC Builder – CConfifigures processors, bbus archithitecttures, IPIP andd fifirmware iin one simple environment – Interfaces to Nios,, XA familyy ppoppular Micropprocessor families • DSP Builder – Works with MATLAB/Simulink to pprovide an FPGA developpment environment that is ideal for systems engineers – Works with SOPC Builder to give a C-based DSP design flow 6 用DSPbuilder设计FIR滤波器用DSPbuilder设计FIR滤波器

文档评论(0)

1亿VIP精品文档

相关文档