- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(4) 半同步通信 同步 发送方 用系统 时钟前沿 发信号 接收方 用系统 时钟后沿 判断、识别 3.5 (同步、异步 结合) 异步 允许不同速度的模块和谐工作 增加一条 “等待”响应信号 WAIT 以输入数据为例的半同步通信时序 T1 主模块发地址 T2 主模块发命令 … T3 从模块提供数据 T4 从模块撤销数据,主模块撤销命令 Tw 当 为低电平时,等待一个 T WAIT Tw 当 为低电平时,等待一个 T WAIT 3.5 上述三种通信的共同点 一个总线传输周期(以输入数据为例) 主模块发地址 、命令 从模块准备数据 从模块向主模块发数据 总线空闲 3.5 占用总线 不占用总线 占用总线 (5) 分离式通信 充分挖掘系统总线每瞬间的潜力 主模块 申请 占用总线,使用完后 即 放弃总线 的使用权 从模块 申请 占用总线,将各种信 息送至总线上 一个总线传输周期 子周期1 子周期2 3.5 主模块 1. 各模块有权申请占用总线 分离式通信特点 充分发挥了总线的有效占用 2. 采用同步方式通信,不等对方回答 3. 各模块准备数据时,不占用总线 4. 总线被占用时,无空闲 3.5 * * 计算机组成原理 主讲:雷向东 中南大学 信息科学与工程学院 Central South University School of Information Science and Engineering 第三章 系统总线 3.1 总线的基本概念 3.2 总线的分类 3.3 总线特性及性能指标 3.4 总线结构 3.5 总线控制 3.1 总线的基本概念 一、为什么要用总线 二、什么是总线 三、总线上信息的传送 总线是连接各个部件的信息传输线 是 各个部件共享的传输介质 串行 并行 四、总线结构计算机举例 1. 面向 CPU 的双总线结构框图 中央处理 器 CPU I/O总线 M 总 线 3.1 主存储器 M.M I/O接口 外部 设备1 外部 设备2 … … I/O接口 I/O接口 外部 设备n 单总线(系统总线) 2. 单总线结构框图 CPU M.M I/O接口 外部 设备1 外部 设备2 I/O接口 … 外部 设备n I/O接口 … 3.1 3. 以存储器为中心的双总线结构框图 系统总线 M.M CPU I/O接口 外部 设备1 … 外部 设备n I/O接口 … 存储总线 3.1 3.2 总线的分类 1.片内总线 2.系统总线 芯片内部 的总线 数据总线 地址总线 控制总线 双向 与机器字长、存储字长有关 单向 与存储地址、 I/O地址有关 有出 有入 计算机各部件之间 的信息传输线 存储器读、存储器写 总线允许、中断确认 中断请求、总线请求 3.通信总线 串行通信总线 并行通信总线 传输方式 3.2 用于 计算机系统之间 或 计算机系统 与其他系统(如控制仪表、移动通信等) 之间的通信 3.3 总线特性及性能指标 CPU 插件板 M.M 插件板 I/O 插件板 一、总线物理实现 BUS 1. 机械特性 2. 电气特性 3. 功能特性 4. 时间特性 二、总线特性 尺寸 形状 传输方向 和有效的 电平 范围 每根传输线的 功能 信号的 时序 关系 3.3 地址 数据 控制 三、总线的性能指标 1. 总线宽度 2. 标准传输率 3. 时钟同步/异步 4. 总线复用 5. 信号线数 6. 总线控制方式 7. 其他指标 数据线 的根数 每秒传输的最大字节数(MB/s) 同步、不同步 地址线 与 数据线 复用 地址线、数据线和控制线的 总和 负载能力 并发、自动、仲裁、逻辑、计数 3.3 ISA EISA VL-BUS PCI 模块 系统 总 线 标 准 四、总线标准 系统 模块 3.3 标 准 界 面 3.4 总线结构 一、单总线结构 单总线(系统总线) CPU M.M I/O接口 外部 设备1 外部 设备2 I/O接口 … 外部 设备n I/O接口 … 1. 双总线结构 具有特殊功能的处理器 由通道对I/O统一管理 通道 I/O接口 设备n … … I/O接口 设备0 CPU 主存 主存总线 I/O总线 二、多总线结构 3.4 2. 三总线结构 主存总线 DMA总线 I/O总线 CPU 主存 设备1 设备n 高速外设 I/O接口 I/O接口 I/O接口
原创力文档


文档评论(0)