白中英计算机组成原理输入输出系统(选用)精要.ppt

白中英计算机组成原理输入输出系统(选用)精要.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
白中英计算机组成原理输入输出系统(选用)精要.ppt

* * 课本P260【例3】 设有磁盘、磁带、打印机三个设备同时工作。 各设备发出DMA请求的时间间隔如下 磁盘——30μs;磁带——45μs;打印机——150μs; 设优先权为磁盘最高,磁带次之,打印机最低; 已知DMAC每完成一次DMA传送所需的时间是5μs。 若采用多路型DMAC,则请画出DMAC为三个设备服务的工作时间图。 * * T4 T6 T7 T2 为磁盘 服务 T5 T8 T3 为磁带 服务 为打印 机服务 T1 5μs DMA 请求 打印机 t DMA 请求 DMA 请求 DMA 请求 45μs 磁带 t DMA 请求 DMA 请求 DMA 请求 DMA 请求 30μs 磁盘 t 课本P260【例3】图解 * * 8.5 通道方式 8.5.1 通道的功能 8.5.2 通道的类型 8.5.3 通道结构的发展 * * 8.5.1 通道的功能 通道的功能 执行通道指令、组织外围设备和内存进行数据传输; 按I/O指令要求启动外围设备,向CPU报告中断。 CPU对通道的管理 CPU通过执行I/O指令控制通道的数据传送; CPU处理来自通道的中断,实现对通道的管理; 一种是数据传送结束中断;一种是故障中断。 通道对设备控制器的管理 通道使用通道指令控制I/O模块进行数据传送操作; 通道接收通道状态字了解外设的状态。 * * 通道结构 * * 8.5.2 通道的类型 选择通道 物理上可以连接多个设备,但这些设备不能同时工作; 某一段时间内通道只能选择一个设备进行工作。 多路通道 同一时间能处理多个I/O设备的数据传输。 多路通道的类型 数组多路通道 利用设备寻址的空隙为其他设备服务; 字节多路通道 利用设备数据传送中字节之间的空隙为其他设备服务; 高速通道 多路转换通路 连接高速设备 连接低速设备 * * 8.5.3 通道结构的发展 通道结构的I/O处理器 输入输出处理器(IOP) IOP可以和CPU并行工作,提供高速的DMA处理能力,实现数据的高速传送; IOP不独立于CPU工作,它是主机的一个部件; 外围处理机(PPU) PPU独立于主机工作的。 * * 8.6 通用I/O标准接口 并行I/O标准接口SCSI(小型计算机系统接口) 设计思想来源于IBM大型机系统的I/O通道结构; 目的是使CPU摆脱对各种设备的繁杂控制。 它是一个高速智能接口,可以混接各种磁盘、光盘等设备。 高速串行I/O标准接口IEEE 1394 苹果公司开发的高速串行I/O标准接口; 具有数据传送速度高、实时性好、连接方便等特点。 1394接口在家电等消费类设备的连接应用方面有很好的前景。 * * 09年考研真题 22.下列选项中,能引起外部中断的事件是( ) A. 键盘输入 B. 除数为0 C. 浮点运算下溢 D. 访存缺页 A * * 09年考研真题 43.(8分)某计算机主频为500MHz,CPI为5(即执行每条指令平均需要5个时钟周期)。假设某外设的数据传速率为0.5MB/S,采用中断方式与主机进行数据传送,以32位为传输单位,对应的中断服务程序包含18条指令,中断服务的其他开销相当于2条指令的执行时间。 (1)在中断方式下,CPU用于该外设I/O的时间占整个CPU时间的百分比是多少? (2)当该外设的数据传输率达到5MB/S时,改用DMA方式传送数据。假定每次DMA传送块大小为5000B,且DMA预处理和后处理的总开销为500个时钟周期,则CPU用于该外设I/O的时间占整个CPU时间的百分比是多少? * * (1)在中断方式下,CPU用于该外设I/O的时间占整个CPU时间的百分比是多少? CPU每次中断所需的时钟周期数为: (18+2)* 5 =100 外设数据传输率0.5MB/s,每次中断传送32位数据; 外设每秒申请中断的次数为: 0.5MB/4B=125000 1秒钟内用于中断的时钟周期数为: 100*125000=12.5M CPU用于外设I/O的时间占整个CPU时间的百分比: 12.5M / 500M=2.5% * * (2)当该外设的数据传输率达到5MB/S时,改用DMA方式传送数据。假定每次DMA传送块大小为5000B,且DMA预处理和后处理的总开销为500个时钟周期,则CPU用于该外设I/O的时间占整个CPU时间的百分比是多少? 1秒钟内需产生的DMA次数为: 5MB/5000B=1000次 1秒钟内CPU用于DMA处理的总时钟周期数为: 1000*500=0.5M个时钟周期 CPU用于外设的时间占整个CPU时间的百分比为: 0.5M/500M=0.1% * * 10年考研真题 21、单级中断系统中,中断服务程序执行顺序是( ) I、保护现场

文档评论(0)

love + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档