SOPC技术及应用新课件.ppt

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
SOPC技术及应用新课件.ppt

* 第2章 SOPC开发流程及开发平台简介 2.1 SOPC开发流程 2.2 实例演示 * 2.1 SOPC系统开发流程 SOPC的开发流程通常包括2个方面:基于Quartus II、SOPC Builder的硬件设计、基于NiosII IDE的软件设计。对于比较简单的NiosII系统,一个人便可执行所有设计。对于比较复杂的系统,硬件和软件设计可以分开进行。 SOPC的开发过程中要使用到Quartus II、SOPC Builder以及Nios II IDE,三者之间关系如下所示: * QuartusII: 用于完成Nios II系统的分析综合、硬件优化、适配、配置文件编程下载以及硬件系统测试等; SOPC Builder: 它是Nios II软核处理器的开发包,用于实现Nios II系统配置、生成以及与Nios II系统相关的监控和软件调试平台的生成; Nios II IDE: 用于完成基于Nios II系统的软件开发和调试,并可借助其自带的Flash编程器完成对Flash以及EPCS的编程操作。 Quartus II、SOPC Builder以及Nios II IDE三者之间关系 SOPC Builder GUI Quartus II GNU Tools Nios II IDE GUI----Graphical User Interface 图形用户界面 * 硬件开发 硬件开发使用Quartus II和SOPC Builder 配置Nios II处理器 选择并配置外设.IP 连接各外设模块 分配外设地址和中断 生成系统 SOPC Builder GUI 自定义命令 IP 模块 处理器库 外设模块库 硬件开发 Nios II IDE 软件开发 Quartus II GNU Tools 用SOPC Builder软件从NiosII处理器内核和NiosII开发套件提供的外设列表中选取合适的CPU、存储器以及各外围器件,并定制和配置它们的功能; 分配外设地址及中断号; 设定复位地址; 最后生成系统。 用户也可以添加用户自身定制指令逻辑到NiosII内核以加速CPU性能; 添加用户自己设计的IP模块。 * 硬件开发 硬件开发使用Quartus II和SOPC Builder 配置Nios II处理器 选择并配置外设.IP 连接各外设模块 分配外设地址和中断 生成系统 SOPC Builder GUI 自定义命令 IP 模块 处理器库 外设模块库 硬件开发 Nios II IDE 软件开发 Quartus II GNU Tools 将生成的Nios II系统集成到之前建立的Quartus II工程; Quartus II工程中可加入Nios II系统以外的逻辑。其可以是自身定制的硬件模块,也可以是从Altera或第3方IP供应商中得到的其它现成的知识产权设计模块。 Quartus II软件用来选取具体的Altera FPGA器件型号,然后为Nios II系统上的各I/O口分配管脚。 HDL 源文件 测试台 用户逻辑设计 其它的IP模块 SOPC Builder的 顶层.bdf文件 管脚连接分配 * 硬件开发 硬件开发使用Quartus II和SOPC Builder 配置Nios II处理器 选择并配置外设.IP 连接各外设模块 分配外设地址和中断 生成系统 SOPC Builder GUI 自定义命令 IP 模块 处理器库 外设模块库 硬件开发 Nios II IDE 软件开发 Quartus II GNU Tools 编译Quartus II工程,对HDL文件进行布局布线,从HDL源文件综合生成一个适合目标器件网表,生成FPGA配置文件(.sof); HDL 源文件 测试台 用户逻辑设计 其它的IP模块 SOPC Builder的 顶层.bdf文件 管脚连接分配 编译(分析与综合、布局布线、时序分析等) 验证调试 硬件配置 文件 JTAG 串口、以太网 片上调试 (软件跟踪、硬件断点 SignalTap II) Altera GPGA 用下载电缆(如 ByteBlaster II),将配置文件下载到目标板上。硬件校验完成后,可将新的硬件配置文件下载到目标板上的非易失存储器(如EPCS器件)。 * 软件开发 软件开发使用Nios II IDE,它是一个基于Eclipse IDE架构的集成开发环境,它包括: GNU开发工具(标准GCC编译器,连接器,汇编器和makefile工具等); 基于GDB的调试器,包括软件仿真和硬件调试; 提供用户一个硬件抽象层HAL(Hardware Abstraction Layer); 提供嵌入式操作系统Mic

文档评论(0)

钱缘 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档