- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
单片机结构.ppt
* * (二)、存储器 1、程序存储器(ROM) 2、数据存储器(RAM) 内图 * * 1、程序存储器(ROM) 地址从0000H开始。 用于存放程序和表格常数。 * * 2、数据存储器(RAM) 地址为00H~7FH。 用于存放运算的中间结果、数据暂存以及数据缓冲等。 这128B的RAM中有32个字节单元可指定为工作寄存器。 片内还有21个特殊功能寄存器(SFR),它们同128字节RAM统一编址,地址为80H~FFH。后面详细介绍。 接口 * * (三)、I/O接口 89C51有四个8位并行I/O接口P0~P3。 它们都是双向端口,每个端口各有8条I/O线。 P0-P3口四个锁存器同RAM统一编址,可作为SFR来寻址。 * * 2.2 MCS-51单片机引脚及其功能 §2.2.1 MCS-51单片机引脚 §2.2.2 MCS-51单片机引脚功能 * * §2.2.1 89C51单片机引脚 89C51单片机引脚如图2-3所示。 89C51单片机引脚图 一 二 三 四 * * §2.2.2 89C51单片机引脚功能 一、电源引脚:Vcc和Vss 二、时钟电路引脚:XTAL1和XTAL2 三、控制信号引脚RST、ALE、PSEN和EA 四、I/O端口P0、P1、P2和P3 * * 一、电源引脚:Vcc和Vss 1.Vcc(40脚):电源端,为+5V。 2.Vss(20脚):接地端。 图2-3 * * 二、时钟电路引脚:XTAL1和XTAL2 XTAL2(18脚):接外部晶体和微调电容的一端;在89C51 片内它是振荡电路反向放大器的输出端,振荡电路的频率就是晶体固有频率。若需采用外部时钟电路时,该引脚输入外部时钟脉冲。89C51/8031正常工作时,该引脚应有脉冲信号输出。 * * XTAL1(19脚):接外部晶体和微调电容的另一端;在片内它是振荡电路反向放大器的输入端,在采用外部时钟时,该引脚接地。 二、时钟电路引脚:XTAL1和XTAL2 引脚 * * 三、控制信号引脚: RST、ALE、PSEN和EA RST/VPD(9脚): RST:复位信号输入端,高电平有效。当此输入端保持两个机器周期的高电平时,就可以完成复位操作。 * * RST/VPD(9脚): VPD :RST引脚的第二功能,备用电源输入端。当主电源Vcc 发生故障,降低到低电平规定值时,将+5V电源自动接入该引脚,为RAM提供备用电源,以保证RAM中的信息不丢失,使得复位后能继续正常运行。 三、控制信号引脚: RST、ALE、PSEN和EA * * ALE/PROG(30脚): ALE:地址锁存允许信号端。正常工作时,该引脚以振荡频率的1/6固定输出正脉冲。CPU访问片外存储器时,该引脚输出信号作为锁存低8位地址的控制信号。它的负载能力为8个LS型TTL负载。 三、控制信号引脚: RST、ALE、PSEN和EA * * ALE/PROG(30脚): PROG:是对片内带有4KB EPROM的8751编程写入时的编程脉冲输入端。 三、控制信号引脚: RST、ALE、PSEN和EA * * PSEN(29脚): 程序存储器允许信号输出端。 在访问片外ROM时,定时输出负脉冲作为读片外ROM的选通信号,接片外ROM 的OE端。 它的负载能力为8个LS型TTL负载。 三、控制信号引脚: RST、ALE、PSEN和EA * * EA/Vpp(31脚): EA: 外部程序存储器地址允许输入端。 当该引脚接高电平时,CPU访问片内EPROM/ROM并执行片内程序存储器中的指令,但当PC值超过0FFFH(片内ROM为4KB)时,将自动转向执行片外ROM中的程序。 当该引脚接低电平时,CPU只访问片外EPROM/ROM并执行外部程序存储器中的程序。 三、控制信号引脚: RST、ALE、PSEN和EA * * EA/Vpp(31脚): Vpp:对8751片内EPROM固化编程时,编程电压输入端(12-21V)。 三、控制信号引脚: RST、ALE、PSEN和EA 引脚 * * 四、I/O端口P0、P1、P2和P3 1、准双向 2、P0口 3、P1口 4、P2口 5、P3口 引脚 * * 1、准双向 当I/O口作为输入时,应先向此口锁存器写入全1, 此时该口引脚浮空,可作高阻抗输入。 * * 2、P0口: 漏极开路的8位准双向I/O口,每位能驱动8个LS型TTL负载。 P0口可作为一个数据输入/输出口; 在CPU访问片外存储器时,P0口为分时复用的低8位地址总线和8位数据总线。 * * 3、P1口: 带内部上拉电阻的8位准双向I/O端口,每位能驱动4个LS型TTL负载。 * * 4、P2口:
文档评论(0)