小数型频率合成器毕业答辩兰金保资料.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
自动频率粗调电路 传统闭环自动频率粗调 传统开环自动频率粗调 本课题所设计的快速开环自动频率粗调方案 采用数控电容阵列降低VCO的调频增益 自动频率粗调电路 异步频率计数存在误差的原因 计数误差 取整误差 VCO实际输出频率与期望输出频率之间的差距: 总误差 计数得到的频率差距 粗调电路预设的频率差距容限Etol应能承受计数误差和取整误差的影响。 VCO的相邻调频曲线的间距约为30MHz,其单个调频曲线的有效频率覆盖范围约为75MHz,Fref=20MHz,P=8,Q=64,Etol=8,因而粗调环路预设的频率差距容限为[-20MHz, 20MHz],总误差为(-5MHz,2.5MHz) 。 自动频率粗调电路 CntFcmp CntFref 电路实现 8421码 自动频率粗调电路 快速开环自动频率粗调电路的工作流程图 二进制折半查找算法; 每位搜索耗时65Tref; Sband共4位,故最多耗时1+65x4个Tref; Fref=20MHz时的最大搜索时间为13.05μs。 报告内容 课题背景和意义 课题设计目标和设计方法 频率合成器的系统级分析与建模 全数字△∑调制器 锁相环电路 自动频率粗调电路 频率合成器的整体性能评估 课题总结 频率合成器的整体性能评估 △∑小数型频率合成器的最终整体结构图 频率合成器的整体性能评估 4635MHz ? 4854MHz 4635MHz ? 5059MHz 频率合成器输出信号的功率谱 频率合成器的相位噪声 频率合成器的整体性能评估 性能参数 预期设计指标 达到的指标 调频范围 2.4-2.5 GHz I/Q两路正交输出 2.28-2.53 GHz I/Q两路正交输出 最小频率步长 ≤1 kHz 80 Hz 频率切换时间 ≤150 μs ≤40 μs 带内相位噪声 ≤-70 dBc/Hz -80 dBc/Hz 带外相位噪声 ≤-110 dBc/Hz @ 1 MHz频率偏移 -116 dBc/Hz @ 1 MHz频率偏移 杂散 ≤-70 dBc ≤-75 dBc 功耗 ≤ 10 mW 3.2 mW 仿真结果显示,各项指标都达到了设计要求。 报告内容 课题背景和意义 课题设计目标和设计方法 频率合成器的系统级分析与建模 全数字△∑调制器 锁相环电路 自动频率粗调电路 频率合成器的整体性能评估 课题总结 课题总结 本文基于Cadence AMS混合信号电路设计平台对应用于无线射频通信芯片中的一种2.4GHz △∑小数型频率合成器进行了自顶向下的研究设计,主要完成了以下工作: △∑小数型频率合成器的整体性能评估结果为:可在2.28-2.53GHz输出两路正交信号,杂散低于-75dBc,带内相位噪声低于-80dBc/Hz,带外相位噪声约为-116dBc/Hz @ 1MHz频率偏移,频率切换时间约为40μs (其中自动频率粗调过程耗时13.05μs),整体功耗估计为3.2mW,各项指标都达到了设计要求。 为频率合成器建立了系统级的相位域小信号分析模型、噪声模型和行为级混合信号仿真模型; 设计了一个MASH 1-1-1结构的全数字△∑调制器,它采用LFSR加抖成功地消除了分数杂散;我们还对该△∑调制器所引入的量化相位噪声进行了分析; 设计了一种可加快锁相环锁定速度的非线性鉴频鉴相器,它没有引起任何设计成本增加; 设计了一种动态匹配性能得到改进的源极开关型电荷泵,它可降低频率合成器的参考杂散和提高环路的线性度; 在1.2V电源电压下基于数控电容阵列技术设计了一个调频增益≤135MHz/V,调频范围达到4.5-5.1GHz的VCO; 基于相位切换技术设计了一个225-256的多模分频器,它的最高工作频率可达到7GHz,工作在5GHz时功耗仅为0.78mW; 提出了一种快速开环自动频率粗调方案,该方案基于二进制折半查找算法对VCO的调频曲线进行搜索,每位搜索仅需65个参考时钟周期。 攻读硕士学位期间发表的论文及其它成果 Jinbao Lan, Fengchang Lai, Zhiqiang Gao, Hua Ma and Jianwei Zhang. A Nonlinear Phase Frequency Detector for Fast-Lock Phase-Locked Loops. Submitted to The IEEE 8th International Conference on ASIC (ASICON 2009). 来逢昌,兰金保,高志强,王进祥. 无鉴相盲区的非线性鉴频鉴相器. 中国发明专利,申请号:200810137288.1,公示中. 谢 谢! * 小标题,结构图,指标 * 此模型用

文档评论(0)

挺进公司 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档