第06讲门电路及使用注意事项.pptVIP

  • 133
  • 0
  • 约5.15千字
  • 约 41页
  • 2016-04-05 发布于湖北
  • 举报
①A、B不全为1时,uB1=1V,T2、T5截止,Y=1。 接入外接电阻R后: ②A、B全为1时,uB1=2.1V,T2、T5饱和导通,Y=0。 外接电阻R的取值范围为: 集电极开路与非门(OC门) 2)OC门驱动发光二极管 1)两个OC结构的与非门线与连接可实现与或非的逻辑功能。 OC门的应用 3)OC门实现电平变换(Ur为转换后的电平值) 7. 三态门(TS门) 当EN为高电平时,二极管D截止,电路工作在典型的与非门状态。 当EN为低电平时,一方面使T2、T5截止,同时通过二极管D将T3的基极电位钳位在1V左右,从而又使T4截止。由于T4、T5同时截止,从输出端看,F端对地和对电源均相当于开路,呈现高阻状态。高阻态又叫禁止态或开路态。 EN端控制着电路的输出状态,因此将其称为控制端(或称为使能端)。 结论:电路的输出有高阻态、高电平和低电平3种状态。 TS门的应用 ①作多路开关:E=0时,门G1使能,G2禁止,Y=A;E=1时,门G2使能,G1禁止,Y=B。 ②信号双向传输:E=0时信号向右传送,B=A;E=1时信号向左传送,A=B 。 ③构成数据总线:让各门的控制端轮流处于低电平,即任何时刻只让一个TS门处于工作状态,而其余TS门均处于高阻状态,这样总线就会轮流接受各TS门的输出。 演示 8.CMOS门电路 (1)CMOS电路的工作速度比TTL电路的低。 (2)CMOS带负载的能力比TTL电路强。 (3)CMOS电路的电源电压允许范围较大,约在3~18V,抗干扰能力比TTL电路强。 (4)CMOS电路的功耗比TTL电路小得多。门电路的功耗只有几个μW,中规模集成电路的功耗也不会超过100μW。 (5)CMOS集成电路的集成度比TTL电路高。 (6)CMOS电路适合于特殊环境下工作。 (7)CMOS电路容易受静电感应而击穿,在使用和存放时应注意静电屏蔽,焊接时电烙铁应接地良好,尤其是CMOS电路多余不用的输入端不能悬空,应根据需要接地或接高电平。 (8)输出范围大 VOH=VDD,VOL=0V(顶天立地)。 CMOS数字电路的特点 TTL门电路使用注意事项 电源要求 (1)电源电压范围为5V±10%,有的要求5V±5%。 (2)电源入口处应接20~50μF的滤波电容以滤除纹波电压。 (3)在芯片的电源引脚处接0.01~0.1μF的滤波电容过滤高频干扰。 (4)逻辑电路和其他强电回路应分别接地。 输入端的处理 (1)输入端不能直接高于+5.5V和低于-0.5V的低内阻电源。 (2)多余输入端允许悬空,悬空后代表逻辑1,不允许带长线悬空。 TTL门电路的输出端不允许直接接+VCC。 9.门电路使用注意事项 电源要求 (1)CMOS门电路工作电压范围较宽(+3~+18V)一般取: VDD降低将使门电路的工作频率下降。 (2)接线时电源极性必须正确,不能接反。 CMOS门电路使用注意事项 输入端的处理 (1)输入端不允许悬空,通常在输入端和地之间接保护电阻,以防止拔下电路板后造成输入端悬空。 (2)输入高电平不能大于VDD + 0.5V;输入低电平不得小于VSS - 0.5V。且输入端电流一般应限制在1mA以内。 (3)CMOS电路对输入脉冲的上升沿和下降沿有要求,通常当VDD = 5V时,上升沿和下降沿应小于10μS;VDD = 10V时,上升沿和下降沿应小于5μS;VDD = 15V时,上升沿和下降沿应小于1μS。 输出端的处理 (1)普通CMOS门电路输出端不能线与。 (2)总体上讲CMOS门电路的驱动能力要比TTL门电路小得多。但CMOS驱动CMOS的能力却很强。 防静电措施 (1)不使用时,用导电材料屏蔽保存,或将全部引脚短路。 (2)焊接时断开电烙铁电源。 (3)开机时先加电源后加信号,关机时先断信号后断电源。 (4)不得带电插拔芯片。 不同类型逻辑门的配合问题 小结 分立元件门电路 TTL集成门电路 与非门工作原理 外特性参数 几种特殊的门电路 OC门 TS门 门电路使用注意事项 Digital Logic Circuit 第6讲 门电路及使用注意事项 Anhui University of Technology 安徽工业大学计算机学院 第 6 讲 课时授课计划 课 程 内 容 内容:分立元件门电路 TTL集成逻辑门电路 CMOS传输门 门电路使用注意事项 目的与要求: 了解分立元件与门、或门、非门及与非门、或非门的工作原理和逻辑功能。 了解TTL集成逻辑门电路的结构、工作原理和外部特性。 掌握OC门和TTL三态门的工作

文档评论(0)

1亿VIP精品文档

相关文档