- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSP知识总结
TMS320X2812的结构资源及性能
简单介绍TMS320X2812
TMS320X2812是TI公司推出的32位定点DSP芯片。采用先进的哈佛总线结构(哈佛总线的主要特点:是将程序和数据放在不同的存储空间内,每个存储空间都可以独立的访问,而且程序总线和数据总线分开,从而使数据的吞吐率提高了一倍。冯·诺依曼结构是将程序、数据和地址存储在同一个空间中,统一进行编码。)
主频150M,指令周期6.67ns;
内核电压1.8V,I/O电压3.3V;
采用流水线操作(8级流水线处理器),每条指令的执行分别划分为取指令、译码、取数、执行等若干步骤,由片内多个功能单元分别完成,支持任务的并行处理。
TMS320X2812所有引脚输入电平均与TTL电平兼容,而输出电平位3.3V的CMOS电平(注:引脚绝对不能输入5V电压,否则会烧毁芯片)
表1-1 TTL电平标准
引脚电气方向 高电平 低电平 输入 2.0V 1.2V 输出 2.4V 0.8V 表1-2 CMOS电平标准
引脚电气方向 高电平 低电平 输入 0.7Vcc 0.3Vcc 输出 0.9Vcc 0.8V
表1-3TMS320X2812的硬件特点
硬件特点 TMS320F2812 TMS320C2812 指令周期(150MHz) 6.67ns 6.67ns 内核电压(150MHz) 1.9V 1.9V I/O电压 3.3V 3.3v 片上RAM 18K16位 18K16位 片上Flash 128K 16位 无 片上ROM 无 128K 16位 BootROM 有 有 掩膜ROM 有 有 片内Flash/ROM/SRAM的密码保护 有 有 外部存储接口 有 有 看门狗定时器 有 有 32位CPU定时器 有 有 事件管理器 EVA、EVB EVA、EVB 12位ADC 16通道 16通道 串行通信接口SCI SCIA、SCIB SCIA、SCIB 串行外围接口SPI 有 有 局域网控制器CAN通信 有 有 多通道缓冲串行接口McBSP 有 有 复用的数字I/O引脚 56个 56个 外部中断源 3个 3个 封装 179针的BGA
176针的LQFP 179针的BGA
176针的LQFP 工作温度范围 A: -40~+85℃
S: -40~+125℃ A: -40~+85℃
S: -40~+125℃
F系列和C系列的区别
C系列片内含有128K 16的ROM,而F系列片内含有128K 16的Flash。
DSP选型主要考虑哪些方面答:1、系统特点。(C2000系列处理器提供多种控制系统使用外围设备,比较适合 控制领域;C5000系列处理器具有处理速度快,功耗低,相对成本低等特点,比较适合便携设备及消费类电子设备使用;C6000系列处理器具有处理速度快、精度高等特点,更适合图像处理、通信设备等应用领域)
2、算法格式。
3、系统精度。
4、处理速度。
5、功耗。
6、性能价格比。
7、支持多处理器。
8、系统开发的难易程度。
TMS320X2812的硬件设计
略
存储器的结构
表1-4 总线名称位数
PAB(Program Address Bus) 程序地址总线 22位 DRAB(Data-Read Address Bus) 数据读地址总线 32位 DWAB(Data-Write Address Bus) 数据写地址总线 32位 PRDB(Program-Read Date Bus) 程序读数据总线 32位 DRDB(Data-Read Data Bus) 数据读地址总线 32位 DWDB(Data/Program-Write Data Bus) 数据写地址总线 32位 时钟和系统控制
锁相环是什么?有什么作用?
答:锁相环是一种控制晶振使其相对于参考信号保持恒定相位的电路。主要作用是通过软件实时的配置片上外设时钟,提高系统的灵活性和可靠性。此外,由于使用软件可编程锁相环,所设计的系统处理器外部允许较低的工作频率,而片内经过锁相环电路为系统提供较高的系统时钟,可以有效地降低系统对外部时钟的依赖和电磁干扰,提高系统启动和运行的可靠性,降低系统对硬件的设计要求。
表4-1 XCLKIN和送至CPU的时钟信号CLKIN之间 的关系
PLL模式 说明 SYSCLKOUT/CLKIN 禁止 上电复位时通过将引脚置底来进入该模式,PLL模块完全不使能。此时,输入CPU的时钟由来自X1/XCLKIN引脚的时钟直接去驱动。X2引脚不使用 XCLKIN 旁路 为高电平时,PLL被使能;若此时上电默的PLL配置(PLLCR中DIV的值为0),则PLL自身被旁路。从X1/XCLKI
您可能关注的文档
最近下载
- 5.2《大学之道》课件(共39张PPT) 2025-2026学年统编版高中语文选择性必修上册.pptx VIP
- 椭圆标准方程导学案.doc VIP
- 单片机烟雾检测报警系统设计方案.docx VIP
- 发那科Line tracking-追踪说明.pdf VIP
- 眼组织解剖与生理.ppt VIP
- 发那科机器人Line Tracking(直线追踪)FANUC.pdf VIP
- 眼的组织解剖和生理-医学课件.ppt VIP
- 2025年警务辅助人员招聘考试(时事政治+公安基础知识)题库.docx VIP
- 眼组织解剖生理.ppt VIP
- (2025年高考真题解读课件)2025年高考地理真题完全解读(河南卷).pptx VIP
原创力文档


文档评论(0)